@article{oai:ipsj.ixsq.nii.ac.jp:00012576, author = {高橋, 勝己 and 飯田, 全広 and 水上, 雄介 and 山崎, 弘巳 and 宮田, 裕行 and 中島, 克人 and 松本, 勉 and Katsumi, Takahashi and Masahiro, Iida and Yusuke, Mizukami and Hiromi, Yamazaki and Hiroyuki, Miyata and Katsuto, Nakajima and Tsutomu, Matsumoto}, issue = {8}, journal = {情報処理学会論文誌}, month = {Aug}, note = {タイムメモリトレードオフ解読法をDES(Data Encryption Standard)暗号に適用した場合の装置構成と その装置の実現可能性や規模について示す. 本手法を用いた装置は 要求仕様によってその規模が大きく変化するが 本稿では "表作成に1カ月 鍵探索に1時間 鍵探索成功確率80%"という条件を設定し 提案装置の実現可能性を検討した. その結果 専用LSIを4石とCAM(Contents Addressable Memory)を8石搭載したボード13枚と制御用のボード1枚 および 32GByteのディスクを組み込んだVMEシステムラック16箱で実現可能であることが分かった., We propose a massively parallel machine which is dedicated to evaluating the strength of Data Encryption Standard (DES) based on time-memory trade-off (TMTO) cryptanalysis. We set up our target performance as one month precomputation and at most one hour key search for DES under the condition of 80% key success probability. We made a rough design on the machine architecture. Our target performance can be achieved by a machine with 16 VME system racks, each of which contains 32 GBytes disk, 13 cryptanalysis borads and a control processor board. Eight CAM chips and four of specially designed LSIs are mounted on each cryptanalysis board.}, pages = {3318--3328}, title = {タイムメモリトレードオフ解読法に基づく暗号強度評価装置の実現性について}, volume = {40}, year = {1999} }