WEKO3
アイテム
プロセス記述による非同期式制御回路合成システム
https://ipsj.ixsq.nii.ac.jp/records/121778
https://ipsj.ixsq.nii.ac.jp/records/1217780d456bf9-e616-4c7c-b3f2-677efda4bc4d
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
|
Item type | National Convention(1) | |||||
---|---|---|---|---|---|---|
公開日 | 1992-02-24 | |||||
タイトル | ||||||
タイトル | プロセス記述による非同期式制御回路合成システム | |||||
タイトル | ||||||
言語 | en | |||||
タイトル | Synthesis System of Asynchronous Control Circuits based on Process Description | |||||
言語 | ||||||
言語 | jpn | |||||
資源タイプ | ||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_5794 | |||||
資源タイプ | conference paper | |||||
著者所属 | ||||||
東京工業大学工学部 | ||||||
著者所属 | ||||||
東京工業大学工学部 | ||||||
著者所属 | ||||||
東京工業大学工学部 | ||||||
著者所属(英) | ||||||
en | ||||||
Faculty of Engineering, Tokyo Institute of Technology | ||||||
著者所属(英) | ||||||
en | ||||||
Faculty of Engineering, Tokyo Institute of Technology | ||||||
著者所属(英) | ||||||
en | ||||||
Faculty of Engineering, Tokyo Institute of Technology | ||||||
論文抄録 | ||||||
内容記述タイプ | Other | |||||
内容記述 | 近年の素子技術はスイッチング遅延が1ピコ秒にせまる高速なデバイスを実現しつつある。しかし従来の同期式プロセッサ回路はチップ全体へのクロック分配が必要であり、配線遅延の相対的な増大によるクロックスキューのため、こうした素子を活用できるような高速のクロックを用いることができない。素子の高速性を有効に活用する一つの方法は、プロセッサを非同期式に構成することである。非同期式回路は、同期式回路の設計にあるような論理設計とチップ設計の相互依存性を排除でき、また、回路を拡張する場合のタイミング設計のやり直しも不要となり拡張性に富むといった利点を持つ。我々は文献[6]で、非同期式制御回路の自動合成手法を提案した。本稿では、この手法を用いた自動合成システムのプロトタイプの作成に関して述べる。まず設計の対象とする非同期回路のモデルについて述べ、次に仕様の記述と合成方式の概要、さらにシステムの構成について述べる。 | |||||
書誌レコードID | ||||||
収録物識別子タイプ | NCID | |||||
収録物識別子 | AN00349328 | |||||
書誌情報 |
全国大会講演論文集 巻 第44回, 号 ハードウェア, p. 159-160, 発行日 1992-02-24 |
|||||
出版者 | ||||||
言語 | ja | |||||
出版者 | 情報処理学会 |