{"id":121763,"updated":"2025-01-21T03:38:05.199098+00:00","links":{},"created":"2025-01-19T00:02:04.079176+00:00","metadata":{"_oai":{"id":"oai:ipsj.ixsq.nii.ac.jp:00121763","sets":["6504:8008:8018"]},"path":["8018"],"owner":"1","recid":"121763","title":["並列オブジェクト指向トータルアーキテクチャA-NET : PEにおけるマイクロプログラムの作成とその評価"],"pubdate":{"attribute_name":"公開日","attribute_value":"1992-02-24"},"_buckets":{"deposit":"96ab4176-672f-4560-b190-6a27296f1da5"},"_deposit":{"id":"121763","pid":{"type":"depid","value":"121763","revision_id":0},"owners":[1],"status":"published","created_by":1},"item_title":"並列オブジェクト指向トータルアーキテクチャA-NET : PEにおけるマイクロプログラムの作成とその評価","author_link":[],"item_titles":{"attribute_name":"タイトル","attribute_value_mlt":[{"subitem_title":"並列オブジェクト指向トータルアーキテクチャA-NET : PEにおけるマイクロプログラムの作成とその評価"},{"subitem_title":"A Parallel Object-Onented Total Architecture A-NET : Implementation and Evaluation of a Microprogram for the PE","subitem_title_language":"en"}]},"item_type_id":"22","publish_date":"1992-02-24","item_language":{"attribute_name":"言語","attribute_value_mlt":[{"subitem_language":"jpn"}]},"item_22_text_3":{"attribute_name":"著者所属","attribute_value_mlt":[{"subitem_text_value":"宇都宮大学工学部"},{"subitem_text_value":"宇都宮大学工学部"},{"subitem_text_value":"宇都宮大学工学部"},{"subitem_text_value":"宇都宮大学工学部"}]},"item_22_text_4":{"attribute_name":"著者所属(英)","attribute_value_mlt":[{"subitem_text_value":"Utsunomiya University","subitem_text_language":"en"},{"subitem_text_value":"Utsunomiya University","subitem_text_language":"en"},{"subitem_text_value":"Utsunomiya University","subitem_text_language":"en"},{"subitem_text_value":"Utsunomiya University","subitem_text_language":"en"}]},"item_publisher":{"attribute_name":"出版者","attribute_value_mlt":[{"subitem_publisher":"情報処理学会","subitem_publisher_language":"ja"}]},"publish_status":"0","weko_shared_id":-1,"item_file_price":{"attribute_name":"Billing file","attribute_type":"file","attribute_value_mlt":[{"url":{"url":"https://ipsj.ixsq.nii.ac.jp/record/121763/files/KJ00001343451.pdf"},"date":[{"dateType":"Available","dateValue":"1992-02-24"}],"format":"application/pdf","filename":"KJ00001343451.pdf","filesize":[{"value":"177.9 kB"}],"mimetype":"application/pdf","accessrole":"open_date","version_id":"6dde0032-11b0-4fea-9d07-2729dbc5710d","displaytype":"detail","licensetype":"license_note"}]},"item_resource_type":{"attribute_name":"資源タイプ","attribute_value_mlt":[{"resourceuri":"http://purl.org/coar/resource_type/c_5794","resourcetype":"conference paper"}]},"item_22_source_id_9":{"attribute_name":"書誌レコードID","attribute_value_mlt":[{"subitem_source_identifier":"AN00349328","subitem_source_identifier_type":"NCID"}]},"item_22_description_7":{"attribute_name":"論文抄録","attribute_value_mlt":[{"subitem_description":"A-NETでは並列オブジェクト指向言語A-NETLを設計し、シミュレーションを行ってきたが、現在これを実行するためにプロトタイプのA-NET計算機を試作中である。各PEは、水平型76ビットのマイクロプログラムによって制御され、2段のパイプライン制御を行う。PEを製作するにあたり、以下のような設計方針を立てた。(1)メッセージ送信や構造体操作命令などのA-NETL指向高機能可変長命令セットとする。(2)動的データ型付け、ガーベジコレクション(GC)、OS支援などのためのタグ付きアーキテクチャとする。(3)オブジェクトの動的ロード、再配置を容易にするため、オペランドのアドレス指定はベースアドレス指定方式、分岐先アドレス指定は相対アドレス指定とする。本稿では、はじめにPEのアーキテクチャについて述べ、それを実現するマイクロプログラムの作成とその評価について述べる。","subitem_description_type":"Other"}]},"item_22_biblio_info_10":{"attribute_name":"書誌情報","attribute_value_mlt":[{"bibliographicPageEnd":"130","bibliographic_titles":[{"bibliographic_title":"全国大会講演論文集"}],"bibliographicPageStart":"129","bibliographicIssueDates":{"bibliographicIssueDate":"1992-02-24","bibliographicIssueDateType":"Issued"},"bibliographicIssueNumber":"ハードウェア","bibliographicVolumeNumber":"第44回"}]},"relation_version_is_last":true,"weko_creator_id":"1"}}