{"updated":"2025-01-21T04:27:24.242079+00:00","metadata":{"_oai":{"id":"oai:ipsj.ixsq.nii.ac.jp:00119692","sets":["6504:7985:7994"]},"path":["7994"],"owner":"1","recid":"119692","title":["時間論理分割を用いた順序回路の合成方式"],"pubdate":{"attribute_name":"公開日","attribute_value":"1990-09-04"},"_buckets":{"deposit":"e380fbf5-5590-4ded-8d7c-de07f09a0592"},"_deposit":{"id":"119692","pid":{"type":"depid","value":"119692","revision_id":0},"owners":[1],"status":"published","created_by":1},"item_title":"時間論理分割を用いた順序回路の合成方式","author_link":[],"item_titles":{"attribute_name":"タイトル","attribute_value_mlt":[{"subitem_title":"時間論理分割を用いた順序回路の合成方式"}]},"item_type_id":"22","publish_date":"1990-09-04","item_language":{"attribute_name":"言語","attribute_value_mlt":[{"subitem_language":"jpn"}]},"item_22_text_3":{"attribute_name":"著者所属","attribute_value_mlt":[{"subitem_text_value":"(株)日立製作所"},{"subitem_text_value":"日立研究所"},{"subitem_text_value":"中央研究所"},{"subitem_text_value":"中央研究所"},{"subitem_text_value":"システム開発研究所"}]},"item_publisher":{"attribute_name":"出版者","attribute_value_mlt":[{"subitem_publisher":"情報処理学会","subitem_publisher_language":"ja"}]},"publish_status":"0","weko_shared_id":-1,"item_file_price":{"attribute_name":"Billing file","attribute_type":"file","attribute_value_mlt":[{"url":{"url":"https://ipsj.ixsq.nii.ac.jp/record/119692/files/KJ00001336627.pdf"},"date":[{"dateType":"Available","dateValue":"1990-09-04"}],"format":"application/pdf","filename":"KJ00001336627.pdf","filesize":[{"value":"147.0 kB"}],"mimetype":"application/pdf","accessrole":"open_date","version_id":"7f4f471e-cc41-42ed-a88e-d06bae325701","displaytype":"detail","licensetype":"license_note"}]},"item_resource_type":{"attribute_name":"資源タイプ","attribute_value_mlt":[{"resourceuri":"http://purl.org/coar/resource_type/c_5794","resourcetype":"conference paper"}]},"item_22_source_id_9":{"attribute_name":"書誌レコードID","attribute_value_mlt":[{"subitem_source_identifier":"AN00349328","subitem_source_identifier_type":"NCID"}]},"item_22_description_7":{"attribute_name":"論文抄録","attribute_value_mlt":[{"subitem_description":"状態遷移図で表現された動作を実現する論理回路の自動合成アルゴリズムの研究は古くから行なわれており、合成される論理回路が最小となるように状態を符号化する手法を確立することが最も重要な技術課題となっている。状態を適切な2進数の数値に符号化するには膨大な設計空間を探索しなければならないが、状態遷移を複数の部分状態遷移に分割して合成することによりこの膨大な探索を回避することができる。そのため状態遷移の分割手法を確立してゆくことは極めて重要な課題である。マイクロプロセッサ等の論理回路を解析すると遅延素子(Dフリップフロップ)を用いて順序回路を簡単に実現していることが多い。本報告では与えられた状態遷移図を遅延素子を用いて構成する部分と、従来の手法で構成する部分に分割する方法について述べる。","subitem_description_type":"Other"}]},"item_22_biblio_info_10":{"attribute_name":"書誌情報","attribute_value_mlt":[{"bibliographicPageEnd":"6","bibliographic_titles":[{"bibliographic_title":"全国大会講演論文集"}],"bibliographicPageStart":"5","bibliographicIssueDates":{"bibliographicIssueDate":"1990-09-04","bibliographicIssueDateType":"Issued"},"bibliographicIssueNumber":"ハードウェア","bibliographicVolumeNumber":"第41回"}]},"relation_version_is_last":true,"weko_creator_id":"1"},"created":"2025-01-19T00:00:18.331690+00:00","id":119692,"links":{}}