WEKO3
アイテム
3次元VLSIレイアウトにおける仮想位置に基づく配置手法
https://ipsj.ixsq.nii.ac.jp/records/11969
https://ipsj.ixsq.nii.ac.jp/records/119693196ccfc-7ccd-41f8-a4f4-d43747e66368
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 2001 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | Journal(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 2001-06-15 | |||||||
タイトル | ||||||||
タイトル | 3次元VLSIレイアウトにおける仮想位置に基づく配置手法 | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | Placement Method for 3-D VLSI Based on Estimated Positions | |||||||
言語 | ||||||||
言語 | jpn | |||||||
キーワード | ||||||||
主題Scheme | Other | |||||||
主題 | テクニカルノート | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_6501 | |||||||
資源タイプ | journal article | |||||||
著者所属 | ||||||||
広島工業大学工学部 | ||||||||
著者所属 | ||||||||
広島工業大学工学部 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Faculty of Engineering, Hiroshima Institute of Technology | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Faculty of Engineering, Hiroshima Institute of Technology | ||||||||
著者名 |
加藤圭太
× 加藤圭太
|
|||||||
著者名(英) |
Keita, Kato
× Keita, Kato
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | 近年,集積回路プロセス技術の分野において,回路素子自体を3次元に集積化する研究が行われるようになってきた.大規模な集積回路(3-D VLSI)を設計するには,レイアウト設計の自動化が不可欠であるが,3-D VLSIのレイアウト設計における配置手法については,まだほとんど研究されていない.本論文では,各セルに対し仮想配線長の総和が小さくなると考えられる仮想位置を求め,その座標とセル座標の差の総和が最も改善される隣接するセル対から順に配置を交換することにより,層割当てを考慮した3-D VLSIの配置を求める手法を提案する.また,性能評価のために行った実験の結果を示し,その有用性を立証する. | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | In recent years,3-D integrated circuits in which active layers are stacked have been researched.In order to design large scale 3-D integrated circuits, layout automation is indispensable,but placement method in the layout design has not been researched yet.This paper proposes a placement method for 3-D VLSI based on estimated positions.In the method,an estimated position of each cell is calculated such that the estimated wire length is reduced.Then adjacent cells are interchanged to improve the sum of difference between cell positions and their estimated positions.The experimental results are also shown. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AN00116647 | |||||||
書誌情報 |
情報処理学会論文誌 巻 42, 号 6, p. 1730-1733, 発行日 2001-06-15 |
|||||||
ISSN | ||||||||
収録物識別子タイプ | ISSN | |||||||
収録物識別子 | 1882-7764 |