WEKO3
アイテム
VLSIフロアプランニングにおける端子位置決定問題について
https://ipsj.ixsq.nii.ac.jp/records/117867
https://ipsj.ixsq.nii.ac.jp/records/1178678fea15e1-fc7e-4765-aaf1-4da6c7c32623
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
|
Item type | National Convention(1) | |||||
---|---|---|---|---|---|---|
公開日 | 1989-10-16 | |||||
タイトル | ||||||
タイトル | VLSIフロアプランニングにおける端子位置決定問題について | |||||
タイトル | ||||||
言語 | en | |||||
タイトル | Determination of pin positions in VLSI floorplanning | |||||
言語 | ||||||
言語 | jpn | |||||
資源タイプ | ||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_5794 | |||||
資源タイプ | conference paper | |||||
著者所属 | ||||||
広島大学工学部 | ||||||
著者所属 | ||||||
広島大学工学部 | ||||||
著者所属 | ||||||
広島大学工学部 | ||||||
著者所属 | ||||||
広島大学工学部 | ||||||
著者所属 | ||||||
広島大学工学部 | ||||||
著者所属(英) | ||||||
en | ||||||
Hiroshima University | ||||||
著者所属(英) | ||||||
en | ||||||
Hiroshima University | ||||||
著者所属(英) | ||||||
en | ||||||
Hiroshima University | ||||||
著者所属(英) | ||||||
en | ||||||
Hiroshima University | ||||||
著者所属(英) | ||||||
en | ||||||
Hiroshima University | ||||||
論文抄録 | ||||||
内容記述タイプ | Other | |||||
内容記述 | 著者らは,ビルディングブロック方式のVLSIレイアウト設計における詳細な概略配線とフロアプランを同時に決定する階層化フロアプランニング手法を掟案している.この手法では,(はじめにハードモジュールと,ソフトモジュールの集合に対する概略的な位纏を決定する.次に,階層的にチップ上を長方形に分割しながら,その中に配置されるべきソフトモジュールの部分集合を決定し,同時に詳細な概略配線を決定していく.フロアプランニングが終了した時点で,形状が決定された各ソフトモジュールに至る概略配線経路は,モジュール周辺のスイッチボックスまでのチャネルの系列として求まっている.本稿では,フロアプランニング終了後の各ソフトモジュールに対し,概略配線に基づいて配線長が最小となるようモジュールの端子位置を決定する問題が,モジュールの1次元配置改良問題の拡張として最適に解けることを示す. | |||||
書誌レコードID | ||||||
収録物識別子タイプ | NCID | |||||
収録物識別子 | AN00349328 | |||||
書誌情報 |
全国大会講演論文集 巻 第39回, 号 ハードウェア, p. 1626-1627, 発行日 1989-10-16 |
|||||
出版者 | ||||||
言語 | ja | |||||
出版者 | 情報処理学会 |