WEKO3
アイテム
高速並列処理ワークステーション(TOP-1) : アーキテクチャ
https://ipsj.ixsq.nii.ac.jp/records/115077
https://ipsj.ixsq.nii.ac.jp/records/115077d7ebb032-a481-47bd-ab3b-a57d2a8032f2
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
|
Item type | National Convention(1) | |||||
---|---|---|---|---|---|---|
公開日 | 1988-09-12 | |||||
タイトル | ||||||
タイトル | 高速並列処理ワークステーション(TOP-1) : アーキテクチャ | |||||
タイトル | ||||||
言語 | en | |||||
タイトル | High-Performance Mu1tiprocessor Workstation(TOP-1) : Architecture | |||||
言語 | ||||||
言語 | jpn | |||||
資源タイプ | ||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_5794 | |||||
資源タイプ | conference paper | |||||
著者所属 | ||||||
日本アイ・ビー・エム株式会社 東京基礎研究所 | ||||||
著者所属 | ||||||
日本アイ・ビー・エム株式会社 東京基礎研究所 | ||||||
著者所属 | ||||||
日本アイ・ビー・エム株式会社 東京基礎研究所 | ||||||
著者所属 | ||||||
日本アイ・ビー・エム株式会社 東京基礎研究所 | ||||||
著者所属 | ||||||
日本アイ・ビー・エム株式会社 東京基礎研究所 | ||||||
著者所属 | ||||||
日本アイ・ビー・エム株式会社 東京基礎研究所 | ||||||
著者所属(英) | ||||||
en | ||||||
IBM Research, Tokyo Research Laboratory | ||||||
著者所属(英) | ||||||
en | ||||||
IBM Research, Tokyo Research Laboratory | ||||||
著者所属(英) | ||||||
en | ||||||
IBM Research, Tokyo Research Laboratory | ||||||
著者所属(英) | ||||||
en | ||||||
IBM Research, Tokyo Research Laboratory | ||||||
著者所属(英) | ||||||
en | ||||||
IBM Research, Tokyo Research Laboratory | ||||||
著者所属(英) | ||||||
en | ||||||
IBM Research, Tokyo Research Laboratory | ||||||
論文抄録 | ||||||
内容記述タイプ | Other | |||||
内容記述 | 高速並列処理ワークステーション(TOP-1)は、汎用目的のマルチプロセッサ・システムである(以下TOP-1と略記)。本稿では、TOP-1がどのようなアーキテクチャ上の方針に基づいて研究開発されているかについて、主たるいくつかの特徴について述べ、次いで、実際のハードウェア構成について概説する。 | |||||
書誌レコードID | ||||||
収録物識別子タイプ | NCID | |||||
収録物識別子 | AN00349328 | |||||
書誌情報 |
全国大会講演論文集 巻 第37回, 号 アーキテクチャおよびハードウェア, p. 172-173, 発行日 1988-09-12 |
|||||
出版者 | ||||||
言語 | ja | |||||
出版者 | 情報処理学会 |