Item type |
SIG Technical Reports(1) |
公開日 |
2014-12-02 |
タイトル |
|
|
タイトル |
次世代3次元実装メモリのメモリネットワーク構成に関する初期検討 |
言語 |
|
|
言語 |
jpn |
キーワード |
|
|
主題Scheme |
Other |
|
主題 |
メモリ |
資源タイプ |
|
|
資源タイプ識別子 |
http://purl.org/coar/resource_type/c_18gh |
|
資源タイプ |
technical report |
著者所属 |
|
|
|
電気通信大学大学院情報システム学研究科 |
著者所属 |
|
|
|
東京大学大学院情報理工学系研究科 |
著者所属 |
|
|
|
早稲田大学基幹理工学研究科 |
著者所属 |
|
|
|
電気通信大学大学院情報システム学研究科 |
著者所属(英) |
|
|
|
en |
|
|
Graduate School of Information Systems, The University of Electro-Communications |
著者所属(英) |
|
|
|
en |
|
|
Graduate School of Information Science and Technology, The University of Tokyo |
著者所属(英) |
|
|
|
en |
|
|
Graduate School of Fundamental Science and Engineering, Waseda University |
著者所属(英) |
|
|
|
en |
|
|
Graduate School of Information Systems, The University of Electro-Communications |
著者名 |
佐々木, 沢
近藤, 正章
和田, 康孝
本多, 弘樹
|
論文抄録 |
|
|
内容記述タイプ |
Other |
|
内容記述 |
Micron 社が中心となって開発を進めている次世代 3 次元実装メモリ Hybrid Memory Cube (HMC) は,シリアル通信を利用した高いデータ転送能力と低い電力消費が評価され,富士通の HPC 向けプロセッサ SPARC64 XIfx での採用が予定されている.しかし,従来に比べ性能あたりのメモリ容量が少ないことが課題である.HMC はロジックチップ内のスイッチを利用したメモリネットワークの構築が可能である.一方で,メモリネットワークにおいて CPU から距離が遠いメモリモジュールへのアクセス遅延が性能に及ぼす影響はまだ十分に解析されていない.本稿では,SPARC 64XIfx のメモリ接続構成を例に,HMC によるメモリネットワークの性能を評価する.また,距離の遠いメモリ上のデータを CPU 近傍の HMC モジュールにキャッシュすることでアクセス遅延を削減する手法を提案し,その効果を評価する.評価の結果,キャッシュ手法が性能向上に寄与する可能性があることを確認した. |
書誌レコードID |
|
|
収録物識別子タイプ |
NCID |
|
収録物識別子 |
AN10463942 |
書誌情報 |
研究報告ハイパフォーマンスコンピューティング(HPC)
巻 2014-HPC-147,
号 12,
p. 1-8,
発行日 2014-12-02
|
Notice |
|
|
|
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. |
出版者 |
|
|
言語 |
ja |
|
出版者 |
情報処理学会 |