ログイン 新規登録
言語:

WEKO3

  • トップ
  • ランキング
To
lat lon distance
To

Field does not validate



インデックスリンク

インデックスツリー

メールアドレスを入力してください。

WEKO

One fine body…

WEKO

One fine body…

アイテム

  1. 研究報告
  2. システムとLSIの設計技術(SLDM)
  3. 2014
  4. 2014-SLDM-168

HDRアーキテクチャを対象とした製造ばらつき耐性と低レイテンシを両立可能なマルチシナリオ高位合成手法

https://ipsj.ixsq.nii.ac.jp/records/107114
https://ipsj.ixsq.nii.ac.jp/records/107114
6c9a4d59-6c34-47fd-bc6e-010407d81f47
名前 / ファイル ライセンス アクション
IPSJ-SLDM14168015.pdf IPSJ-SLDM14168015.pdf (686.2 kB)
 2100年1月1日からダウンロード可能です。
Copyright (c) 2014 by the Institute of Electronics, Information and Communication Engineers This SIG report is only available to those in membership of the SIG.
SLDM:会員:¥0, DLIB:会員:¥0
Item type SIG Technical Reports(1)
公開日 2014-11-19
タイトル
タイトル HDRアーキテクチャを対象とした製造ばらつき耐性と低レイテンシを両立可能なマルチシナリオ高位合成手法
タイトル
言語 en
タイトル A Process-Variation-Tolerant and Low-Latency Multi-Scenario High-Level Synthesis Algorithm for HDR Architectures
言語
言語 jpn
キーワード
主題Scheme Other
主題 タイミング設計手法
資源タイプ
資源タイプ識別子 http://purl.org/coar/resource_type/c_18gh
資源タイプ technical report
著者所属
早稲田大学大学基幹理工学部情報理工学科
著者所属
早稲田大学大学院基幹理工学研究科情報理工学専攻
著者所属
早稲田大学大学院基幹理工学研究科電子光システム学専攻
著者所属
早稲田大学大学院基幹理工学研究科情報理工学専攻
著者所属(英)
en
Dept. of Computer Science and Engineering, Waseda University
著者所属(英)
en
Dept. of Computer Science and Engineering, Waseda University
著者所属(英)
en
Dept. of Electronic and Photonic Systems, Waseda University
著者所属(英)
en
Dept. of Computer Science and Engineering, Waseda University
著者名 井川, 昂輝

× 井川, 昂輝

井川, 昂輝

Search repository
阿部, 晋矢

× 阿部, 晋矢

阿部, 晋矢

Search repository
柳澤, 政生

× 柳澤, 政生

柳澤, 政生

Search repository
戸川, 望

× 戸川, 望

戸川, 望

Search repository
著者名(英) Koki, Igawa

× Koki, Igawa

en Koki, Igawa

Search repository
Shinya, Abe

× Shinya, Abe

en Shinya, Abe

Search repository
Masao, Yanagisawa

× Masao, Yanagisawa

en Masao, Yanagisawa

Search repository
Nozomu, Togawa

× Nozomu, Togawa

en Nozomu, Togawa

Search repository
論文抄録
内容記述タイプ Other
内容記述 半導体プロセスの継続的な微細化により,製造ばらつきや配線遅延が LSI 設計に与える影響が増加している.これらに対し,製造ばらつきに応じて LSI 動作に複数のシナリオを想定し,しかも配線遅延を考慮した高位合成手法の構築が有力な解となる.本稿では,分散レジスタアーキテクチャモデルの 1 つとして HDR アーキテクチャを対象に,製造ばらつき耐性と低レイテンシを両立するマルチシナリオ高位合成手法を提案する.提案手法では使用するすべての演算器の遅延が Typical ケースの場合,Worst ケースの場合の 2 つのシナリオを想定し,これらのシナリオを同時に LSI 上に高位合成する.HDR アーキテクチャを前提にハドルによるモジュールの抽象化により,レイアウトに起因する問題の複雑度を軽減し,Typical シナリオと Worst シナリオで可能な限り共通化したスケジューリング/バインディングを実行することで 2 つのシナリオを同時に最適化する.計算機実験により,従来手法と比較し Typical シナリオのレイテンシを平均 33%,最大 39%削減できることを確認した.
論文抄録(英)
内容記述タイプ Other
内容記述 In this paper, we propose a process-variation-tolerant and low-latency multi-scenario high-level synthesis algorithm for HDR architectures. We assume two scenarios, which are a typical-case scenario and a worst-case scenario, and realize them on a single chip. By using distributed-register architectures called HDR architectures, we can take into account interconnection delays in high-level syntesis. We first schedule/bind each of the scenarios independently. After that, we commonize a typical-case scenario and a worst-case scenario and synthesize a commonized scheduling/binding result. Experimental results show that our algorithm reduces the latency of typical-case scenario by up to 33% compared with previous methods.
書誌レコードID
収録物識別子タイプ NCID
収録物識別子 AA11451459
書誌情報 研究報告システムとLSIの設計技術(SLDM)

巻 2014-SLDM-168, 号 15, p. 1-6, 発行日 2014-11-19
Notice
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc.
出版者
言語 ja
出版者 情報処理学会
戻る
0
views
See details
Views

Versions

Ver.1 2025-01-21 09:09:28.326323
Show All versions

Share

Mendeley Twitter Facebook Print Addthis

Cite as

エクスポート

OAI-PMH
  • OAI-PMH JPCOAR
  • OAI-PMH DublinCore
  • OAI-PMH DDI
Other Formats
  • JSON
  • BIBTEX

Confirm


Powered by WEKO3


Powered by WEKO3