@techreport{oai:ipsj.ixsq.nii.ac.jp:00103156, author = {室岡, 大二郎 and 張, 宇 and 董, 青 and 中武, 繁寿 and Daijiro, Murooka and Yu, Zhang and Qing, Dong and Shigetoshi, Nakatake}, issue = {3}, month = {Sep}, note = {微細化に起因する製造ばらつぎ問題の解決法として,プログラマブル遅延素子 PDE を利用して,チップ製造後に遅延ばらつきを調整するポストシリコンチューニングが知られている.まず本研究では,チャネル分割型 PDE を提案し,その低電力性について報告する.また PDE を伴うクロック木のモデルにおいて,チップ内部に遅延同期回路 DLL を組込み,製造後にチップ外部からフリップフロップ間のスキューを測定し,PDE を調整するため機構の提案し,シミュレーションにより検証する., For the manufacturing variability due to the miniaturization, the post-silicon tuning of the delay introducing programmable delay elements (PDEs) to mitigate the variability on the delay is prosiming. This paper presents a novel PDE based on the channel length decomposition technique, and reveals that it contributes to the low-power comparing with a conventioanl inverter-chain model. In addition, in a model of a clock tree along with the PDEs, we propose a mechanism for measuring a skew between a pair of filp-flops by introducing a DLL embedded inside the chip. As a result, we appropriately set the PDEs such that the clock tree becomes a zero-skew. The simulation results comparing with the conventional DLL tuning mechanism are also reported.}, title = {低電力プログラマブル遅延素子と遅延同期回路を用いた製造後クロックスキュー調整手法}, year = {2014} }