@inproceedings{oai:ipsj.ixsq.nii.ac.jp:00102760,
 author = {塩見, 準 and 石原, 亨 and 小野寺, 秀俊 and Jun, Shiomi and Tohru, Ishihara and Hidetoshi, Onodera},
 book = {DAシンポジウム2014論文集},
 month = {Aug},
 note = {集積回路中のオンチップメモリは集積回路全体の消費エネルギーの中で大きな割合を占めており,低消費エネルギーを実現するオンチップメモリが求められている.従って,電源電圧を低くすることがオンチップメモリにも求められている.本稿では,ニアスレッショルド領域で動作するエネルギー効率の高い高歩留まりオンチップメモリの設計・評価実験を行う.商用 28 nm プロセスでの比較結果,設計したメモリは従来の SRAM 構造より読み出し操作で約 40%省エネルギーであることが示された.また,商用プロセスのモンテカルロシミュレーションを行った結果,設計した回路の 5σ 遅延が SRAM 構造より小さいことがわかった., On-chip memory is one of the most energy consuming components in today's LSI. Aggressive voltage scaling is thus applied to the memory to the memory to obtain a quadratic reduction of dynamic energy consumption, which drastically degrades the memory yields. This paper discusses a design methodology for a high yield on-chip memory which uses a single near-threshold supply voltage. This memory has an energy-efficient readout structure in near-threshold operation. Circuit simulation using a commercial 28nm process technology shows that the energy consumed in our memory for readout operation is about 40% more energy efficient than that of a conventional SRAM readout structure. Circuit simulation using a foundry provided Monte Carlo simulation package also shows that the 5σ worst case read-access time of our originally designed memory is smaller than that of a conventional SRAM circuit.},
 pages = {103--108},
 publisher = {情報処理学会},
 title = {ニアスレッショルド電圧動作に適した単一電源で動作する高歩留まりオンチップメモリの設計},
 volume = {2014},
 year = {2014}
}