ログイン 新規登録
言語:

WEKO3

  • トップ
  • ランキング
To
lat lon distance
To

Field does not validate



インデックスリンク

インデックスツリー

メールアドレスを入力してください。

WEKO

One fine body…

WEKO

One fine body…

アイテム

  1. シンポジウム
  2. シンポジウムシリーズ
  3. DAシンポジウム
  4. 2014

ニアスレッショルド電圧動作に適した単一電源で動作する高歩留まりオンチップメモリの設計

https://ipsj.ixsq.nii.ac.jp/records/102760
https://ipsj.ixsq.nii.ac.jp/records/102760
a5bdca24-928e-4b88-b8ca-c30e6866b371
名前 / ファイル ライセンス アクション
IPSJ-DAS2014020.pdf IPSJ-DAS2014020.pdf (302.2 kB)
Copyright (c) 2014 by the Information Processing Society of Japan
オープンアクセス
Item type Symposium(1)
公開日 2014-08-21
タイトル
タイトル ニアスレッショルド電圧動作に適した単一電源で動作する高歩留まりオンチップメモリの設計
タイトル
言語 en
タイトル High Yield On-Chip Memory Design for Single Supply Near-Threshold Computing
言語
言語 jpn
キーワード
主題Scheme Other
主題 低消費電力設計
資源タイプ
資源タイプ識別子 http://purl.org/coar/resource_type/c_5794
資源タイプ conference paper
著者所属
京都大学大学院情報学研究科
著者所属
京都大学大学院情報学研究科
著者所属
京都大学大学院情報学研究科
著者所属(英)
en
Kyoto University
著者所属(英)
en
Kyoto University
著者所属(英)
en
Kyoto University
著者名 塩見, 準 石原, 亨 小野寺, 秀俊

× 塩見, 準 石原, 亨 小野寺, 秀俊

塩見, 準
石原, 亨
小野寺, 秀俊

Search repository
著者名(英) Jun, Shiomi Tohru, Ishihara Hidetoshi, Onodera

× Jun, Shiomi Tohru, Ishihara Hidetoshi, Onodera

en Jun, Shiomi
Tohru, Ishihara
Hidetoshi, Onodera

Search repository
論文抄録
内容記述タイプ Other
内容記述 集積回路中のオンチップメモリは集積回路全体の消費エネルギーの中で大きな割合を占めており,低消費エネルギーを実現するオンチップメモリが求められている.従って,電源電圧を低くすることがオンチップメモリにも求められている.本稿では,ニアスレッショルド領域で動作するエネルギー効率の高い高歩留まりオンチップメモリの設計・評価実験を行う.商用 28 nm プロセスでの比較結果,設計したメモリは従来の SRAM 構造より読み出し操作で約 40%省エネルギーであることが示された.また,商用プロセスのモンテカルロシミュレーションを行った結果,設計した回路の 5σ 遅延が SRAM 構造より小さいことがわかった.
論文抄録(英)
内容記述タイプ Other
内容記述 On-chip memory is one of the most energy consuming components in today's LSI. Aggressive voltage scaling is thus applied to the memory to the memory to obtain a quadratic reduction of dynamic energy consumption, which drastically degrades the memory yields. This paper discusses a design methodology for a high yield on-chip memory which uses a single near-threshold supply voltage. This memory has an energy-efficient readout structure in near-threshold operation. Circuit simulation using a commercial 28nm process technology shows that the energy consumed in our memory for readout operation is about 40% more energy efficient than that of a conventional SRAM readout structure. Circuit simulation using a foundry provided Monte Carlo simulation package also shows that the 5σ worst case read-access time of our originally designed memory is smaller than that of a conventional SRAM circuit.
書誌情報 DAシンポジウム2014論文集

巻 2014, p. 103-108, 発行日 2014-08-21
出版者
言語 ja
出版者 情報処理学会
戻る
0
views
See details
Views

Versions

Ver.1 2025-01-21 10:41:20.248666
Show All versions

Share

Mendeley Twitter Facebook Print Addthis

Cite as

エクスポート

OAI-PMH
  • OAI-PMH JPCOAR
  • OAI-PMH DublinCore
  • OAI-PMH DDI
Other Formats
  • JSON
  • BIBTEX

Confirm


Powered by WEKO3


Powered by WEKO3