WEKO3
アイテム
グラウンド平面・シールド配線によるシステム・オン・パネルの配線間容量の低減と容量見積りの容易化
https://ipsj.ixsq.nii.ac.jp/records/10255
https://ipsj.ixsq.nii.ac.jp/records/102552d59e08a-d805-426c-a062-2477e4bca72e
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 2006 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | Journal(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 2006-06-15 | |||||||
タイトル | ||||||||
タイトル | グラウンド平面・シールド配線によるシステム・オン・パネルの配線間容量の低減と容量見積りの容易化 | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | Effectiveness of Ground Plane and Shield Wires for Reduction of Coupling Capacitance and Simplification of Capacitance Estimation in System on Panel Circuits | |||||||
言語 | ||||||||
言語 | jpn | |||||||
キーワード | ||||||||
主題Scheme | Other | |||||||
主題 | 特集:システムLSI設計とその技術 | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_6501 | |||||||
資源タイプ | journal article | |||||||
その他タイトル | ||||||||
その他のタイトル | レイアウト設計 | |||||||
著者所属 | ||||||||
大阪大学 | ||||||||
著者所属 | ||||||||
シャープ株式会社 | ||||||||
著者所属 | ||||||||
大阪大学 | ||||||||
著者所属 | ||||||||
中央大学 | ||||||||
著者所属 | ||||||||
兵庫県立大学 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Osaka University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
SHARP Corporation | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Osaka University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Chuo University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
University of Hyogo | ||||||||
著者名 |
内田, 好弘
谷, 貞宏
橋本, 昌宜
築山, 修治
白川, 功
× 内田, 好弘 谷, 貞宏 橋本, 昌宜 築山, 修治 白川, 功
|
|||||||
著者名(英) |
Yoshihiro, Uchida
Sadahiro, Tani
Masanori, Hashimoto
Shuji, Tsukiyama
Isao, Shirakawa
× Yoshihiro, Uchida Sadahiro, Tani Masanori, Hashimoto Shuji, Tsukiyama Isao, Shirakawa
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | システム・オン・パネルなど配線とグラウンド平面の距離が大きい構造では,配線間の容量結合の割合,影響範囲が大きく,容量の見積りが困難である.これまでに容量抽出の高精度化のためにいくつかの手法が提案されているが,実用的な計算量では十分な精度は得られていない.複雑な計算処理による抽出精度の向上を目指すだけでなく,配線間容量そのものを低減する設計も効果的と考えられる.本稿では,配線間容量低減技術として一般的なグラウンド平面,シールド配線の追加,配線間隔の調整をシステム・オン・パネルに適用して,容量成分と見積もりやすさについて評価を行った.その結果,配線間容量のミラー効果を考慮した実効最悪容量を改善しつつ,抽出を容易にすることが可能であることが分かった. | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | In system on panel circuits, coupling capacitance is much significant since a ground plane locates far away unlike LSI designs. To solve difficulty in capacitance extraction, which comes from wide-range coupling in system on panel circuits, some methods have been proposed, but still their efficiency and accuracy are not sufficient. This work focuses on interconnect design to reduce coupling capacitance instead of improving accuracy and efficiency by complex computation and enhancing algorithm. Using an effective worst-case capacitance which considers mirror effect of coupling capacitance, the effectiveness of adding ground plane and insertion of shield wires are evaluated from the aspect of weakening capacitive coupling and simplifying capacitance extraction. Experimental results reveal that ground plane and shield wires contribute both to reduce the effective worst-case capacitance and to simplify capacitance extraction. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AN00116647 | |||||||
書誌情報 |
情報処理学会論文誌 巻 47, 号 6, p. 1665-1673, 発行日 2006-06-15 |
|||||||
ISSN | ||||||||
収録物識別子タイプ | ISSN | |||||||
収録物識別子 | 1882-7764 |