# A64FXにおけるタスク並列ベンチマークの性能評価

津金 佳祐<sup>1,a)</sup> 前田 宗則<sup>1</sup> 新井 正樹<sup>1</sup> 吉川 隆英<sup>1</sup>

概要:近年の主流であるメニーコアプロセッサにおいて,多数のコアを効率よく利用するためにタスク並列 プログラミングモデルが注目されている.タスクに対してデータ依存を記述することで,従来のスレッド間 の全体同期からタスク単位の同期とし,同期オーバヘッドを減らすことでプログラムの高速化が期待され る.しかし,タスクに対してデータ依存を全て記述することや適切なタスク粒度を設定することは非常に 困難であり,プログラム開発の生産性を低下させることから,我々はタスク並列で記述されたプログラム への自動変換に関する研究開発を行っている.そこで本稿では,富士通が開発したメニーコアプロセッサ である A64FX においてタスク並列ベンチマークの実装や性能評価を行い,タスク並列プログラミングの現 状や優位性を報告する.タスク並列プログラミングモデルを OpenMP と OmpSs-2 とし,ベンチマークを Laplace Solver, N-body,ブロックコレスキー分解とした.実装では,OpenMP taskyield 指示文の挙動 がコンパイラにより異なるため,動作しないことを想定したデータ依存付きタスク並列実装を示した.性 能評価では,既存のデータ並列実装と比較して Laplace Solver で 16%, N-body で 15%,ブロックコレス キー分解で 42%の性能向上を確認し,タスク並列プログラミングモデルによる実装の性能の高さを示した.

# 1. 序論

近年,高性能計算分野において消費電力性能比が良いこ とから,チップ内に大量のコアを搭載したメニーコアプ ロセッサが広く普及している. Intel Xeon Phi を始めとし て,Marvell ThunderX,AWS Graviton,AMD EPYC な ど様々であり,富士通においてもスーパーコンピュータ 「富岳」に搭載されているA64FX[1]を開発した.メニーコ アプロセッサ向けの並列プログラミングモデルは OpenMP がデファクトスタンダードであり,ループに対して指示文 を指定することでループを分割し,各スレッドに割り当 てて並列実行する,データ並列が一般的である.しかし, コア数の増加によりロードインバランスが発生しやすく, データ並列が内包するスレッド間の全体同期のコストが増 加し,性能低下を引き起こすという問題がある.この問題 を解決するために,タスク並列プログラミングモデルが注 目されている.

タスク並列は再帰処理や while ループなど動的な演算の 並列化を容易に記述でき,処理系による負荷分散を行う点 を特徴とする.さらにデータ依存やタスクフローを記述で きるプログラミングモデルも登場しており,タスクの挙動 を明示することで従来のスレッド間の全体同期からタス ク単位の同期とし,同期オーバヘッドを減らすことでプ

 富士通株式会社 FUJITSU LIMITED
 a) tsugane.keisuke@fujitsu.com

ログラムの高速化が期待される.しかし、タスクに対して データ依存やタスクフローを全て記述することや適切な タスク粒度を設定することは非常に困難であり、プログラ ム開発の生産性を低下させることから、我々はデータ依存 付きのタスク並列で記述されたプログラムへの自動変換 に関する研究開発を行っている. そこで本稿では、タスク 並列プログラミングモデルを用いてベンチマークを実装 し、A64FX で性能評価を行うことで、タスク並列プログ ラミングモデルの現状やデータ並列と比較しての優位性を 報告する.タスク並列プログラミングモデルを OpenMP と Barcelona Supercomputing Center (BSC) が開発して いる OmpSs-2[2][3] とする.また,プロセス並列時のタス ク並列実装の性能も評価するため、タスク並列プログラミ ングモデルと Message Passing Interface (MPI) を組合わ せたハイブリッド並列化を行う.メモリや演算律速など の様々な要因からタスク並列実装の性能調査をするため, Laplace Solver, N-body, ブロックコレスキー分解の3種 類のベンチマークを対象とした.

本稿の構成を以下に示す.第2章ではタスク並列プログ ラミングモデルを説明する.第3章はタスク並列プログラ ミングモデルと MPI を組合わせたハイブリッド並列化に よるベンチマーク実装を示し,第4章でその性能評価を行 う.第5章で関連研究を紹介し,第6章にて結論と今後の 課題を述べる.



図1 OpenMPの依存付きタスク並列記述の例

#### タスク並列プログラミングモデル 2.

タスク並列をサポートするプログラミングモデルやライブ ラリは, OpenMP, OmpSs-2, oneAPI Threading Building Blocks (oneTBB) [4], Taskflow[5], UPC++[6], DASH[7], StarPU[8] など様々であり、タスク制御のための様々な記 述方法や実装に関する研究開発が進められている. タスク 制御の一つであるタスク間の同期は、データ依存とタスク フローの2種類の代表的な記述方式がある.本稿では、対 象とした OpenMP や OmpSs-2 がサポートするデータ依存 記述のみを説明する.また,OmpSs-2はOpenMPとほぼ 同じ指示文形式でタスク並列を記述するため、OmpSs-2特 有の機能を除き、以降は全て OpenMP の説明とする.

#### 2.1 データ依存タスク

OpenMP では仕様 4.0 から登場した depend 節により, フロー、出力、逆依存からなるデータ依存をタスクに記述 できる. task 指示文でタスクとして実行する範囲をブロッ クとし、そのブロック内で使用するスカラ、配列、ポイン タ変数を依存タイプ (in, out, inout) と共に depend 節 に指定する. 例えば, 読み込み変数ならば in, 書き込み 変数ならば out, そのどちらも含むならば inout と共に指 定することで、OpenMP ランタイムがデータ依存を実行 時に動的に判定し、並列実行することができる.ただし、 depend 節に与える変数は必ずしもタスク内で使用されて いる必要はなく、どの依存タイプと指定するかもユーザの 自由である.本稿で対象とする OpenMP タスク並列は, parallel+single/master 指示文ブロック内で task 指示 文を実行するモデルである. single/master 指示文で決定 された1スレッドがタスクを生成し,実行待機中のスレッ ドが生成されたタスクを並列実行する.図1に OpenMP の依存付きタスク並列記述の例を示す. task 指示文により 4 種類のタスクが生成され、タスク毎に depend 節で指定 された依存関係を持つ. taskA と taskB の場合, 変数 A と Bに対して書き込みがあるため depend 節に out と変数を それぞれ指定し, taskC は変数 A, B の読み込みがあるた め depend 節に in と変数を指定する. この場合, taskA と taskB には依存関係がないため並列に実行されるが, taskA

- void sync(MPI\_Request \*req) { 1 int comp = 0; MPI\_Test(req, &comp, MPI\_STATUS\_IGNORE); while(!comp) { #pragma omp taskyield
- MPI\_Test(req, &comp, MPI\_STATUS\_IGNORE); 6
- 7 } } 8

 $\mathbf{2}$ 

3

4

 $\mathbf{5}$ 

図 2 MPI+OpenMP による同期タスク内処理の例

と taskC, taskB と taskC にはフロー依存が存在するため, taskA と taskB の実行が完了するまで taskC は実行されな い. 同様に taskA と taskD は出力依存, taskC と taskD は 逆依存がそれぞれ存在し,各依存関係が解消されるまで後 続タスクは実行されない.

# 2.2 通信, 同期タスク

MPI+OpenMP のハイブリッド並列化でタスク並列実装 する場合, OpenMP は MPI プロセス内のみを対象とした データ依存記述であるため、プロセスを跨ぐデータ依存記 述が別途必要となる. そこで本稿では, タスク内で MPI 通 信を実行し、その通信の完了をプロセスを跨ぐ依存関係と した. 通信が完了するまで他のタスクより, 送信バッファ は書き込みができず、受信バッファは読み込みも書き込み もできないため、それを実現する依存関係が必要となる. そこで,送信バッファを in,受信バッファを out と指定す ることで、送信バッファに書き込む場合には逆依存、受信 バッファを読み込む場合にはフロー依存,書き込む場合に は出力依存がそれぞれ発生し、プロセス内の他のデータ依 存とも一致する.通信をタスク内で実行するため, MPIの マルチスレッド通信レベルは、スレッドが同時に MPI 通信 を実行可能な MPI\_THREAD\_MULTIPLE が必要となる.

タスク内で通信を実行する場合にも,一般の MPI プロ グラムと同様にデッドロックを回避するプログラミング が求められる. 例えば, ブロッキング通信 (MPL\_Send や MPI\_Recv など)をタスク実行する場合,通信完了までタ スクがスレッドを占有するため、スレッド数やデータ依存 記述によってはデッドロックが発生する. そこで本稿では, ノンブロッキング通信(MPI\_Isend や MPI\_Irecv など)と MPI\_Test/Testall, OpenMP の taskyield 指示文を用い た実装により、デッドロックを回避する. 図2に実装例を 示す. MPI\_Test/Testall は非同期的に通信完了を確認する API である. taskyield 指示文は task 指示文ブロック内 で記述する指示文であり, taskyield 指示文を実行したタ スクを一時停止させ,他に実行可能なタスクを優先実行さ せる.従って, MPLTest を用いて通信完了を確認し(3, 6 行目), 完了していなければ taskyield 指示文によって 別タスクの実行を優先する(5行目).以上の処理を while ループ内で行うことでデッドロックを回避する.しかし,

コンパイラ毎に taskyield 指示文の挙動は異なることが わかっている [9]. GNU コンパイラの場合は何も実行され ず, Clang/LLVM コンパイラの場合も退避したタスクをス タックで保持する実装のため,多くのタスクが taskyield 指示文を実行した場合にスタック領域不足で動作しなくな る恐れがある. 2022 年 2 月現在,最新の GNU (11.2.0), Clang/LLVM (13.0.0) コンパイラを確認したが,GNU コ ンパイラは変わらず,Clang/LLVM コンパイラは実装が 変わっていたが,[9] で示された taskyield 指示文の検証 プログラムで動作確認ができなかった.従って,現時点で MPI+OpenMP のハイブリッド並列化でのタスク並列実行 は,taskyield 指示文が動作しないことを考慮した実装が 必要であると言える.

一方で,OmpSs-2の仕様にtaskyield指示文は無く, TAMPI[10]と呼ばれる通信ライブラリを用いることを推奨 している.TAMPIはMPI通信のラッパー関数として実装 されたライブラリであり,内部的にtaskyield指示文相当 の処理を行いデッドロックを回避する.本稿ではタスク並列 ベンチマークの実装をMPI+OpenMP,TAMPI+OmpSs-2 の組合せで実装する.

# 3. 実装

評価対象のベンチマークである Laplace Solver, N-body, ブロックコレスキー分解のタスク並列実装を示す.また, 各ベンチマークの概要や既存のデータ並列実装に変更を加 えた点も合わせて示す.タスク並列実装の基本方針は以下 の通りである.

- 演算ループにタイリング(1次元ループの場合はスト リップマイニング)を適用し、1タイルを1タスクと する
- 通信はタイルが演算する範囲に合わせて細分化する
- 通信と同期は別タスクとし、同期タスクにはデッド ロックを回避する実装を行う

ループ単位でタスク化した場合は、演算粒度が大きく十分 な並列性が得られない可能性があるため、タイリング適用 後のタイル単位でタスク化する.通信を演算の粒度に合わ せて行うことで通信回数は増加するが、データ依存による 通信と演算のオーバラップを最大限に行う実装とする.前 章で述べた通り、同期タスクによってデッドロックを引き 起こす可能性があるため、それを回避する実装も示す.

### 3.1 タスク並列ベンチマーク実装

# 3.1.1 Laplace Solver

Laplace Solver は、2次元ラプラス方程式をヤコビ法で解 くベンチマークである.2次元格子状における近傍4点の 平均による値の更新が主なステンシル演算であり、メモリ 律速なベンチマークである.Omni Compiler[11] が提供す る逐次実装をベースに2次元ブロック分割でタスク並列実

```
1 iiend = CEIL(imax - 2, ITILE);
 2 jjend = CEIL(jmax - 2, JTILE);
 3 for (ii = 0; ii < iiend; ii++)
    for (jj = 0; jj < jjend; jj++) {</pre>
 4
     iprev = (ii == 0) ? 0 : 1;
 \mathbf{5}
     inext = (ii == (iiend - 1) ? 0 : 1;
 6
      jprev = (jj == 0) ? 0 : 1;
 7
     jnext = (jj == (jjend - 1) ? 0 : 1;
 8
9
      #pragma omp task private(i, j) firstprivate(ii, jj) \
10
      depend(in:uu[ii * ITILE][jj * JTILE], \
                uu[(ii - iprev) * ITILE][jj * JTILE], \
11
                uu[(ii + inext) * ITILE][jj * JTILE], \
12
                uu[ii * ITILE][(jj - jprev) * JTILE], \
13
                uu[ii * ITILE][(jj + jnext) * JTILE]) \
14
      depend(out:u[ii * ITILE][jj * JTILE])
15
16
     ſ
      for (i = MAX(1, ITILE * ii);
17
           i < MIN(imax - 1, ITILE * ii + ITILE); i++)</pre>
18
19
        for (j = MAX(1, JTILE * jj);
            j < MIN(jmax - 1, JTILE * jj + JTILE); j++)</pre>
20
21
         u[i][j] = (uu[i - 1][j] + uu[i + 1][j]
22
                 + uu[i][j - 1] + uu[i][j + 1]) / 4.0;
23
     }
24
   }
```

図3 Laplace Solver の主要演算ループのタスク並列実装

```
1 for (jj = 0; jj < jjend; jj++) {
    #pragma omp task firstprivate(jj) \
 \mathbf{2}
     depend(in:uu[0][jj * JTILE]) \
 3
     depend(out:upper_req[jj])
 4
 \mathbf{5}
    {
 6
     MPI_Isend(&uu[1][jj * JTILE], JTILE, MPI_DOUBLE,
 7
               upper, jj, comm, &upper_req[jj]);
 8
    }
 9
    #pragma omp task firstprivate(jj) \
     depend(out:uu[(iiend - 1) * ITILE][jj * JTILE], \
10
11
                lower_req[jj])
12
     {
13
     MPI_Irecv(&uu[imax - 1][jj * JTILE], JTILE, MPI_DOUBLE,
               lower, jj, comm, &lower_req[jj]);
14
15
    }
16 }
17 for (jj = 0; jj < jjend; jj++) {
    #pragma omp task firstprivate(jj) \
18
     depend(in:uu[0][jj * JTILE]) \
19
20
     depend(out:upper_req[jj])
21
    {
22
     /* Same as the function in Fig. 2 */
23
     sync(&upper_req[jj]);
    }
24
25
    #pragma omp task firstprivate(jj) \
     depend(out:uu[(iiend - 1) * ITILE][jj * JTILE], \
26
27
                lower_req[jj])
28
    {
29
     /* Same as the function in Fig. 2 */
30
     sync(&lower_req[jj]);
31
    }
32 }
```

```
図 4 Laplace Solver の通信と同期のタスク並列実装
```

装を行った.図3に主要演算ループのタスク並列実装を示 す.2次元ループに対してタイリングを適用し(1~4.17 ~ 20 行目), 1 タイルを 1 タスクとした (9~23 行目). ま た,ステンシル演算で近傍4点に対するメモリアクセスが あるため, depend 節には隣接する4タイルを in とし(10 ~ 14 行目), 更新する要素を持つタイルを out とした (15 行目). 行列の端のタイルは隣接するタイルが存在しない ため、端のタイルかどうかの判定を行い(5~8行目)、そ の結果を依存関係として与える変数に反映する(11~14 行目). 図4に通信と同期のタスク並列実装の一部を示す. 処理内容は lower から upper プロセスへの通信と同期であ る. Laplace Solver では、イテレーション毎に別プロセス が持つ袖領域の値を更新する通信が実行される. 各袖領域 に対して相互に通信が実行されるため、2次元ブロック分 割の場合は、計4回の MPL\_Isend/Irecv となる. データ並 列実装では, for 指示文で主要演算を並列実行した後に同 期をとり、1スレッドが通信を実行する. タスク並列実装 では、袖領域を持つタイルが演算され次第、その領域のみ を通信することで通信と演算をオーバラップする実装とし た. 具体的には、まず演算と同様のタイルサイズで通信を 分割,タスク化する(1~16行目).通信タスクが全て生 成された後、対応する同期がタスク化される(17~32行 目). 同期タスクで実行される関数 sync は、図 2 に示した 関数である.通信タスクの依存関係は, MPI\_Isend のバッ ファを in, MPLIrecv のバッファを out とし, 各通信で 用いた MPI\_Request を out とする. 同期タスクの場合は, 対応する通信タスクと同様の依存関係を記述する.通信と 同期タスクを同じ依存記述とすることで、各バッファが通 信完了後で使用可能となるタイミングを保証する.また, MPI\_Request を out とすることで,対になる通信と同期タ スク間で出力依存が生じ、順序が入れ替わることがない.

# 3.1.2 N-body

N-body は、粒子間の相互作用を演算するベンチマークで ある.本稿で用いた実装は、OmpSs-2 が提供する全粒子間 の相互作用を演算するナイーブな O(N<sup>2</sup>)のアルゴリズム であり、演算律速なベンチマークである.OmpSs-2 がタス ク並列実装を提供しているため、OmpSs-2 から OpenMP への書き換えとデータ並列実装のみを行った.粒子データ に対してストリップマイニングを適用し、分割したサイズ 毎に task 指示文と depend 節でタスク並列実装を行った. また、Laplace Solver と比較して 1 タスクあたりの演算量 が多いため、taskloop 指示文を用いてタスク内でさらに 細かい粒度のタスクを生成する実装とした.

# 3.1.3 ブロックコレスキー分解

ブロックコレスキー分解は,正定値対象行列を下三角行 列とその転置の積に分解するコレスキー分解の各処理をブ ロック化したベンチマークである.BLASとLAPACKに より,POTRF:コレスキー分解,TRSM:三角行列を係数行 1 #pragma omp task depend(out:sync\_task[count], req) ... 2 { 3 sync(&req); /\* Same as the function in Fig. 2 \*/

3 sync(&req/; /\* Same as the function in Fig. 2 \*/
4 }

5 if  $(++count \ge num\_threads - 1) count = 0;$ 

図 5 デッドロック回避のための同期タスクの実装

| <b>表1</b> 実験環境(A | .64FX) |
|------------------|--------|
|------------------|--------|

| CPU             | A64FX 2 0GHz                |
|-----------------|-----------------------------|
|                 | 40                          |
| Number of cores | 48                          |
| Memory          | HBM2 32GB                   |
| Compiler        | GNU 11.2.0, OmpSs-2 2021.06 |
| MPI             | OpenMPI 4.1.2               |

列とする行列方程式を解く,SYRK:対象行列のランクを更 新,GEMM:行列積の4種類の演算で構成される.処理の 大部分を行列積が占めており,本稿で用いるOmpSs-2の 実装では密行列を対象としているため,演算律速なベンチ マークとなる.また,処理毎の依存関係が多く,データ並 列実装で並列性が得られにくい特徴を持つ.OmpSs-2が 提供するタスク並列実装をベースに,OpenMPへの書き換 えとMPIを組合わせたハイブリッド並列化を行う.三角 行列をブロック分割した場合,プロセス毎に要素数の偏り が生じるため,2次元のブロックサイクリック分割とした.

#### 3.2 デッドロックを回避する同期タスク

コンパイラによって taskyield 指示文の動作が保証で きないため、動作しないことを考慮した同期タスクの実装 を行う.図5に実装を示す.各ベンチマークの同期タス クには,図2の関数 sync を用いている. その実装にさら に依存関係として一つの配列を out で depend 節に指定す る (1 行目). 配列インデックスは single/master 指示文 で指定された1スレッドが実行するカウンタの値を用い, 同期タスク毎にインクリメントした値を渡す(1行目). そ の値は実行スレッド数-1になった場合に0へと初期化する (5行目). この処理により、同期タスクはスレッド数-1し か並列に実行されず、1スレッドは同期以外のタスクが実 行される.また,新たに out で指定した配列の出力依存に よって同期順序が入れ替わることがない. 同期タスクにプ ログラム中の出現順序を考慮した依存関係を与えるため, 本実装は逐次実行した場合にデッドロックが起きないこと を前提としている.以上の実装を各ベンチマークの同期タ スクとして用いる.

#### 4. 評価

実装したタスク並列ベンチマークの性能評価を行う. また,予備評価として EPCC OpenMP micro-benchmark suite[12][13]を用いてデータ並列やタスク並列で用いる指示 文のオーバヘッドも調査する.実験環境として A64FX プ

| CPU             | Intel Xeon Gold $6148 \times 2.4$ GHz |  |
|-----------------|---------------------------------------|--|
| Number of cores | $20 \times 2$                         |  |
| Memory          | DDR4 2666MHz 192GB                    |  |
| Compiler        | GNU 11.2.0, OmpSs-2 2021.06           |  |
| MPI             | OpenMPI 4.1.2                         |  |
|                 |                                       |  |

**表 2** 実験環境(SKL)

ロセッサが搭載された FX700 と Intel Xeon (Skylake-SP) プロセッサが搭載されたマシンを用いる.以降は各環境を 「A64FX」,「SKL」と呼ぶ.ハードウェアやソフトウェア の詳細は表 1,表 2 に示す通りである.

本稿で用いた FX700 は, 48 コア, 動作周波数 2.0GHz の A64FX プロセッサを持つ. FX700 は,「富岳」や FX1000 と比較してアシスタントコアの有無やインターコネクト の違い(Tofu インターコネクト D か InfiniBand) などが ある. A64FX は Armv8.2-A をベースに Scalable Vector Extension (SVE) 拡張された命令セットアーキテクチャ を持ち, SIMD 長は 512bit である. メモリは High Bandwidth Memory 2 (HBM2) を 32GB 搭載し、メモリバン ド幅は 1024GB/s である. 1ノードは 4 つの Core Memory Group (CMG) に分けられ、1CMG あたりは12コアであ る. ソフトウェアは CMG を NUMA ノードとして扱える. CMG 間は双方向のリングバスで接続され、メモリバンド 幅は 115×2GB/s である. SKL は Intel Xeon Gold 6148 プ ロセッサを2ソケット持つ構成であり、1ソケット20コア で計 40 コアである. Hyper-Threading は off とした. メモ リは DDR4 2666MHz を 192GB 搭載し、メモリバンド幅は 128×2GB/s である. コンパイラはどちらの環境において も GNU, OmpSs-2 とし, MPI ライブラリには OpenMPI を用いる. コンパイラオプションは-Ofast -fopenmp は共 通で, A64FX は-march=armv8.2-a+sve -mtune=a64fx *msve-vector-bits=512*, SKL は*-march=skylake* とした.ま た,ブロックコレスキー分解に用いる BLAS や LAPACK は、A64FX で富士通 BLAS/LAPACK, SKL で Intel MKL とした.

性能評価では各実験環境を1ノードのみ用いる.1プロ セスと NUMA ノード毎に1プロセス(A64FX は4, SKL は2プロセス)を割り当てる2種類の評価を行う.スレッ ド数は A64FX で4~48, SKL は4~40と変化させる. 例えば SKL 上の評価の場合,1プロセス4スレッド実行 ならば,2プロセスでは各プロセス2スレッド実行とし, 合計スレッド数が同数の結果を比較する.タイルサイズは スレッド数毎に変更し,最も性能の良いタイルサイズの 結果のみを示す.データ並列実行時の OpenMP parallel 指示文のスケジュールは static とした.以上の設定で性 能のスケーリングと最大コア数使用時の実行時間の内訳を 示す.タスク並列実行の場合,実行毎に各スレッドで実行 される処理が変わるため,master スレッドのみの実行時



図 6 OpeMP for, OpenMP/OmpSs-2 task 指示文のオーバヘッド

間の内訳では比較とならない.そのため,スレッド毎に演算,通信,同期オーバヘッドなどの時間を取得し,それぞれの項目毎に全スレッドでの平均を出して実行時間の内訳 とした.

#### 4.1 予備評価

EPCC OpenMP micro-benchmark suite を用いて, 各実 験環境でのデータ並列やタスク並列で用いる指示文のオー バヘッドを調査する.データ並列は OpenMP for 指示文, タスク並列は OpenMP/OmpSs-2 task 指示文を対象とし, ベンチマーク集の syncbench.c の関数 testfor, taskbench.c の関数 testMasterTaskGeneration を用いた. 図 6 に性能 評価を示す.for 指示文と task 指示文のオーバヘッド を比較すると, for 指示文はスレッド数が増加しても, A64FX, SKL で 6µsec, 3µsec 程度に対して, task 指示文 は OmpSs-2 で 130µsec, 150µsec, OpenMP で 1800µsec, 850µsec とどちらの環境においても非常にオーバヘッドが 大きいことがわかる.以上のことから,タスク粒度は少な くとも 100µsec 以上が必要で, ステートメント単位ではな く,ループや関数呼び出しなどのまとまった処理を対象 とする必要がある.また、タスク間同期による同期オーバ ヘッドの削減や通信と演算のオーバーラップの実現などに よって,データ並列以上の並列性が得られる見込みがなけ れば、単にデータ並列からタスク並列実装に書き換えるだ けでは性能が低下すると言える.

# 4.2 タスク並列ベンチマーク評価

#### 4.2.1 Laplace Solver

図7にA64FX,図8にSKLで実行したLaplace Solver の性能評価を示す.問題サイズを8192×8192とし,タイル サイズを128×128~8192×8192の範囲で次元毎に2冪で 変化させた.どちらの環境においても1プロセス実行は複 数プロセス実行と比較して性能が低く,特にタスク並列実 装の性能が低い.これはデータ並列の場合,OpenMP for 指示文により静的にループが分割,並列実行されるため, イテレーション間で同一スレッドで実行されやすく,同じ

情報処理学会研究報告

IPSJ SIG Technical Report



図 7 Laplace Solver の性能評価(A64FX)



図8 Laplace Solver の性能評価 (SKL)



図 9 Laplace Solver の最大コア数使用時の内訳

NUMA ノード内のメモリアクセスとなりやすい.一方で, タスク並列の場合は,依存関係が解消されていて,かつス レッドに空きがあればタスクが実行されるため,NUMA ノードは考慮されない.そのため,NUMA ノードを跨い だメモリアクセスの頻発により性能が低下したと考えられ る.また,データ並列の場合もステンシル演算で隣接領域 のアクセスがあるため,完全にNUMA ノード内のメモリ アクセスにはならず,複数プロセス実行と比較して1プロ セス実行の性能が低い.複数プロセス実行では,データ並 列と比較してタスク並列実装の性能が高く,最大コア数使 用時にA64FX で16%,SKL で5%性能が向上した.図9 に最大コア数使用時の実行時間の内訳を示す. copy が一時



図 10 N-body の性能評価 (A64FX)



図 11 N-body の性能評価 (SKL)



図 12 N-body の最大コア数使用時の内訳

配列へのメモリコピー, comm が袖領域通信, calc が 4 点 ステンシル演算, others が実行時間から各処理の時間を引 いた値であり,スレッドやタスク生成,同期などのオーバ ヘッドを表す.1プロセス実行のタスク並列実装は,デー タ並列や複数プロセス実行と比較して copy と calc が表す 演算時間が伸びており,複数プロセス実行のタスク並列実 装では演算時間が伸びていないことから,NUMA ノード を跨いだメモリアクセスによる性能低下だと考えられる. また,複数プロセス実行のデータ並列とタスク並列実装を 比較すると,タスク並列実装の others が減少しており,タ スク間同期による同期オーバヘッドの削減で性能が向上し たと言える.



図 13 ブロックコレスキー分解の性能評価 (A64FX)







図 15 ブロックコレスキー分解の最大コア数使用時の内訳

#### 4.2.2 N-body

図 10 に A64FX, 図 11 に SKL で実行した N-body の 性能評価を示す. 粒子数を 16384 とし,ストリップマイニ ングは 8 ~ 8192 の範囲で 2 冪に変化させたサイズを適用 した. Laplace Solver の評価とは異なり,1プロセスと複 数プロセス実行で A64FX,SKL 共に性能に大きな差はな い. これはベンチマークの特性で演算量が非常に大きいの と,Laplace Solver の 4 近傍のメモリアクセスと比較して, ストリップマイニングされた粒子に対する連続アクセスの みであるため,メモリアクセス時間が比較的小さく,プロ セス数の違いで性能に差が出なかったと考える.最大コア 数使用時に A64FX,SKL の順でデータ並列とタスク並列

実装の性能を比較すると、1 プロセス実行では OpenMP で 14%, 4%, OmpSs-2 で 15%, 7%性能が向上した. また, 複数プロセス実行も同様に比較すると OpenMP で 13%, 3%, OmpSs-2 で 15%, 13%性能が向上した.図 12 に最 大コア数使用時の実行時間の内訳を示す. calc がブロック 単位での粒子相互作用の演算, update が粒子情報の更新, comm が更新した粒子の交換, others がスレッド, タスク 関連のオーバヘッドである. A64FX の実行時間の内訳を みると、タスク並列実装の others が減少しており、タスク 間同期による同期オーバヘッド削減が確認できる.また, SKL も僅かではあるが同様にタスク並列実装の others の 削減を確認できた.ただし,A64FX と SKL を比較すると A64FX で主な演算部分の calc が非常に低速であることが わかる. A64FX と SKL のアセンブリコードを確認した結 果、主な演算部分がベクトル化されていないことを確認し た.よって,動作周波数や命令レイテンシの違いから,そ のような性能差となったと考えるが、詳細は現在調査中で ある.

### 4.2.3 ブロックコレスキー分解

図 13 に A64FX, 図 14 に SKL で実行したブロックコ レスキー分解の性能評価を示す. 行列サイズを 8192×8192 とし、タイルサイズを 64×64 ~ 8192×8192 の範囲で 2 冪 に変化させた.最大コア数使用時に A64FX, SKL の順で データ並列とタスク並列実装の性能を比較すると,1プロセ ス実行では OpenMP で 32%, 40%, OmpSs-2 で 20%, 35% 性能が向上した. また, 複数プロセス実行も同様に比較す ると OpenMP で 18%, 45%, OmpSs-2 で 42%, 17%性能 が向上した. 図 15 に最大コア数使用時の実行時間の内訳 を示す. potrf, trsm, syrk, gemm が BLAS や LAPACK による演算, comm がブロックの送受信, others がスレッ ド,タスク関連のオーバヘッドである.複数プロセス実行 において、データ並列と比較してタスク並列実装の comm の通信時間が長いことがわかる.1回あたりの通信サイ ズを比較すると, Laplace Solver はタイル化した袖領域, N-body はストリップマイニングを適用した粒子数に対し て、ブロックコレスキー分解の場合は1タイル全体と大き い. また, MPI\_THREAD\_MULTIPLE での通信性能が悪 いことは既知の問題 [14] であり、同時に通信するスレッド 数の増加と共に性能が低下する.これにより, A64FX で 4 プロセス実行した場合のメモリアクセス性能改善と同期 オーバヘッドの削減以上に通信時間が伸びてしまい、性能 が低下したと考える.

#### 5. 関連研究

OpenMP や OmpSs-2 以外にもデータ依存記述によるタ スク間同期を実現するプログラミングモデルやライブラリ は様々ある. StarPU は INRIA が開発している CPU や演 算加速機構を対象にタスク並列や負荷分散を記述可能なラ イブラリである. OpenMP や OmpSs-2 などの指示文形式 と比較すると、タスクを StarPU ランタイムで実行するた めの関数化や、タスク内で用いるデータを予め専用のハン ドルとして定義する必要があるなど、記述は複雑な傾向に ある.また、OpenMP や OmpSs-2 と同じように MPI と 組み合わせることでプロセス間の依存関係が記述できる一 方で、全てのプロセスが全てのタスクに到達する制約を設 けることで、プログラム全体のタスクグラフを生成し、ラ ンタイムが自動的にプロセス間のデータ依存を判断し、並 列実行できるモードも実装されている.タスクスケジュー リング方法が豊富に実装され、専用のオンライン/オフラ インパフォーマンスツールなど様々な機能がある.我々は 今後、性能評価を行う予定である.

Taskflow は University of Illinois によって開発された C++を対象にタスクフローが記述可能なライブラリであ る.タスクとして実行したい処理をラムダ式で記述し, precede, succeed, gather などの API を用いてタスクフローを 記述する.GPU にも対応しており,CUDA や SYCL をタ スク内で記述することができる.他にもタスクフローを記 述できるプログラミングモデルやライブラリは,oneTBB, UPC++,DASH などがあり,データ依存と比較してタス クフローで記述することによる性能や記述面のメリットを 調査する必要がある.

# 6. 結論

本稿では、タスク並列プログラミングモデルの OpenMP と OmpSs-2 を用いて既存のデータ並列ベンチマークをタ スク並列実装し、A64FX と SKL で性能評価を行った. ベ ンチマークは, Laplace Solver, N-body, ブロックコレス キー分解の3種類を対象とした.タスク内で MPI 通信を 実行する場合, MPI\_Test/Testall や OpenMP taskyield 指示文を用いてデッドロックを回避するような実装が必要 である. しかし, 現状の OpenMP taskyield 指示文はコ ンパイラ毎の挙動が異なるため、動作しないことを考慮し た通信, 同期タスクの実装を示した. プロセス数を変化さ せた各ベンチマークの性能評価では、ベンチマークの特性 に合わせてノード内のプロセス数を変える必要があるのは, A64FX, SKL 共に同じであり, 同様の最適化が必要であ ると言える.また,A64FX におけるデータ並列とタスク 並列実装の比較では, Laplace Solver で 16%, N-body で 15%, ブロックコレスキー分解で 42%の性能向上を示し, タスク並列プログラミングモデルによる実装の性能の高さ を示した.

今後の課題として、StarPU や Taskflow などの他のデー タ依存記述やタスクフロー記述のプログラミングモデルや ライブラリを用いて、様々なベンチマークや実アプリケー ションを実装し、タスク並列プログラミングモデルの性能 を示すことが挙げられる.また、タスク並列記述はデータ 並列記述と比較して複雑であるため,より簡易な記述の提 案や既存プログラムからの自動変換に関する研究を進める ことが挙げられる.

# 参考文献

- Fujitsu Limited, A64FX(R) Microarchitecture Manual, https://github.com/fujitsu/A64FX/blob/master/ doc/A64FX\_Microarchitecture\_Manual\_jp\_1.6.pdf, 2021.
- [2] D. Alejandro, A. Eduard, B. Rosa M, L. Jesus, M. Luis, M. Xavier, P. Judit, "OmpSs: A Proposal for Programming Heterogeneous Multi-Core Architectures", Parallel Processing Letters, 2011, Vol. 21, pp. 173–193.
- Programming Models Group BSC, OmpSs-2 Specification, https://pm.bsc.es/ftp/ompss-2/doc/spec/OmpSs-2-Specification.pdf, 2021.
- [4] oneAPI Specification 1.1-rev-1 documentation/oneTBB, https://spec.oneapi.io/versions/latest/elements/ oneTBB/source/nested-index.html, 2021
- [5] T. -W. Huang, C. -X. Lin, G. Guo, M. Wong, "Cpp-Taskflow: Fast Task-Based Parallel Programming Using Modern C++," 2019 IEEE International Parallel and Distributed Processing Symposium (IPDPS), 2019, pp. 974–983.
- [6] Y. Zheng, A. Kamil, M. B. Driscoll, H. Shan, K. Yelick, "UPC++: A PGAS Extension for C++", 2014 IEEE 28th International Parallel and Distributed Processing Symposium, 2014, pp. 1105-1114.
- [7] K. Fürlinger, J. Gracia, A. Knüpfer, T. Fuchs, D. Hünich, P. Jungblut, R. Kowalewski, J. Schuchart, "DASH: Distributed Data Structures and Parallel Algorithms in a Global Address Space", Software for Exascale Computing - SPPEXA 2016-2019, 2020, pp. 103–142.
- [8] A. Cedric, T. Samuel, N. Raymond, W. Pierre-Andre, "StarPU: a unified platform for task scheduling on heterogeneous multicore architectures", Concurrency and Computation: Practice and Experience, 2011, Vol. 23, No. 2, pp. 187–198.
- [9] J. Schuchart, K. Tsugane, J. Gracia, M. Sato, "The Impact of Taskyield on the Design of Tasks Communicating Through MPI", International Workshop on OpenMP (IWOMP 2018): Evolving OpenMP for Evolving Architectures, 2018, pp. 3–17.
- [10] K. Sala, J. Bellón, P. Farré, X. Teruel, J. M. Perez, A. J. Peña, D. Holmes, V. Beltran, J. Labarta, "Improving the Interoperability between MPI and Task-Based Programming Models", EuroMPI'18: Proceedings of the 25th European MPI Users' Group Meeting, 2018, No. 6, pp. 1–11.
- [11] Omni Compiler, https://github.com/omni-compiler/ omni-compiler
- [12] J. M. Bull, D. O'Neill, "A microbenchmark suite for OpenMP 2.0", ACM SIGARCH Computer Architecture News, Vol. 29, Issue 5, 2001, pp. 41–48.
- [13] J. M. Bull, F. Reid, N. McDonnell, "A microbenchmark suite for OpenMP tasks", IWOMP'12: Proceedings of the 8th international conference on OpenMP in a Heterogeneous World, 2012, pp. 271–274.
- [14] K. Tsugane, J. Lee, H. Murai, M. Sato, "Multi-tasking Execution in PGAS Language XcalableMP and Communication Optimization on Many-core Clusters", HPC Asia 2018: Proceedings of the International Conference on High Performance Computing in Asia-Pacific Region, 2018, pp. 75–85.