# 自動車のモデルベース開発におけるシミュレーションの GPGPUによる高速化

窪田 昌史<sup>1,a)</sup> 國光 修司<sup>2</sup> 寺岡 陽一<sup>2</sup> 矢野 康英<sup>2</sup> 北村 俊明<sup>1</sup>

概要:複雑化,高度化した自動車を短期間かつ低コストで開発するために,部品の挙動をモデル化したシ ミュレーションが多用されるようになってきている.本発表では,エンジンに接続される吸排気管内のシ ミュレーションを行うプログラムを,GPUを用いて高速化する事例について報告する.

# Performance Improvement of Simulations for Model Based Development of Automotives by GPGPU

## 1. はじめに

自動車の開発においては、モデルベース開発 (MBD; Model Based Development) が極めて重要になりつつあ る [1][2][3]. これは、複雑化、高度化した自動車を短期間 かつ低コストで開発するために、開発そのものを机上で効 率良く行うことが求められてきているためである. MBD では、部品の挙動をモデル化したシミュレーションが多用 されるようになってきている.本発表では、エンジンに接 続される吸排気管内のシミュレーションを行うプログラム を取り上げ、その高速化について報告する.

本シミュレーションプログラムの実行時間の短縮のた め,我々は,プログラムの実行時間,所要データサイズ, モデルに内在する並列性などを検討し,汎用 PC のマルチ コアプロセッサ上での並列化と,GPU 上での並列化を進 めることとした.

本報告では、GPU での性能チューニングにおいて必要 となったメモリ階層を考慮したデータ配置の最適化を中心 に述べる.以下、2章で吸排気管シミュレーションとその 並列性を説明し、3章では GPU 上の実装方法について述 べる.4章で GPU での実行結果を汎用の CPU での実行結 果と比較しながら示し、最後に5章でまとめとする.

- Hiroshima City University <sup>2</sup> マツダ株式会社
- Mazda Motor Corporation
- <sup>a)</sup> kubota@hiroshima-cu.ac.jp

## 2. 吸排気管シミュレーション

本章では、まず、エンジン吸排気管のシミュレーション プログラムが採用している吸排気管のモデルについて説明 し、次にモデルに内在する並列性の抽出について議論する.

#### 2.1 モデル

4ストロークエンジンでは、ピストンがシリンダ内を2 往復してクランク軸が2回転するまでが1サイクルとされ る.サイクル毎に、エンジンでは吸入、圧縮、燃焼、排気 の4行程が繰り返される.本シミュレーションでは、微小 時間のタイムステップに区切って、エンジンへの吸気管お よび排気管内の圧力、温度などを求める処理を繰り返す.

吸気管および排気管は複雑な形状で構成され,複数の管 の合流などもある.本シミュレータでは,吸気管,排気管 それぞれを多数に分割された管 (pipe)が結合されたものと して扱っている.分割された各管は,さらに同じ長さの微 小の区間に分割される.本報告では,この微小区間をメッ シュと呼ぶ.シミュレーションを高速に行うため,メッシュ 内では,圧力や温度などは等しいとみなす1次元モデルを 採用している [3].このモデルの数値シミュレーションを行 うプログラムは C++言語で記述され,Weighted Aferage Flux (WAF)[4] と呼ばれるスキームを採用している.

本シミュレータでは,吸気管と排気管をあわせて管を最 大 500 まで,各管は最大 31 個のメッシュまで扱えるよう になっている.

<sup>1</sup> 広島市立大学

# **2.2** 並列性の抽出

各管が N 個のメッシュに分割されているとする. この N 個のメッシュの各タイムステップ毎の処理は以下に述べるように,並列実行可能である.







図2 条件分岐 Fig. 2 Conditional Branch

メッシュ数 N の管のシミュレーションは、各タイムス テップで図1に示すような処理が行われる.入力データ は、着目している管の両端に隣接して接続されている管の メッシュ1個づつのデータを含め、N+2個のメッシュの データである.入力データのi-1番目とi番目の要素を用い て work1データのi番目の要素を求める処理を行う.i=1 から N+1のこれらの処理は並列に実行可能である.同様 に、work1のi-1,i,i+1番目の要素を用いて work2のi番目 の要素を求める処理も並列に実行できる.なお、この処理 は図2のように、条件分岐によってi-1番目とi+1番目の 要素が選択的に使用される処理を含んでいる.最終的に、 出力データとしてi=2から N-1までの要素をwork2から 求める処理も並列に実行可能である.

各管の i=2 から N-1 までの要素のデータや,エンジンな どの吸排気管に接続されている他の部品のシミュレーショ ンから得られるデータを用いて,各管の次のタイムステッ プの i=0 から N+1 までの要素の入力データが用意される. 先に述べたように、本シミュレーションでは、吸排気管 は 500 本、メッシュは 31 個まで扱え、各メッシュを並列 に処理できることから、シミュレーション全体では最大 15,500 程度の並列度を持つことになる.

GPUに搭載されている多数のプロセッサコアの並列度 を活用するため、GPU上では吸気管、排気管ごとに、全 メッシュを同時に処理するようなモデルとした.つまり、 吸気管、排気管ともに、分割された管をすべて一列に連結 し、その管にすべてのメッシュが並んでいるとした仮想的 な吸気管、排気管に対してシミュレーションを行うように、 GPU向けにアルゴリズムを変更した.



ただし、図1に示すように、処理が進むにつれて i=0,1 や i=N,N+1の要素に対する処理は不要となるが、GPU 向 けに変更したアルゴリズムでは、これらの要素に対する冗 長な処理が行われてしまう.図3は、仮想的に連結され た管の一部分を取り出し、隣接メッシュデータの参照関係 を表したものである.この図中、太い矢印でデータの流れ を表しているのが冗長な処理である.冗長な処理を行って も、各管の管端以外の i=2 から N-1 までの要素の処理結果 には影響しない.

ここで、これらの冗長な処理を行わないように分岐処理 で導入することが考えられる.しかし、GPUでは一般に分 岐処理によるオーバヘッドが大きいことが知られている. そのため、この冗長な処理を含めて実行することとした.

# 3. GPU への実装

前節述べた並列化の方針に従い、C++言語で記述された シミュレーションプログラムを NVIDIA 社製の GPU 向け に CUDA[5] を用いて記述している.また、性能を比較す るため、同様の並列化の方針に従って OpenMP[6] を用い た実装も用意している.

# 3.1 GPU の記憶階層

シミュレーションプログラムを CUDA で実装する際に, GPU の記憶階層を意識した最適化を行っている. GPU の 記憶階層は, GPU のプロセッサコアに近い方から順に以下 のようなものがあり, GPU に搭載される大量のプロセッ サコアを並列に実行させるには、これらのメモリ階層への アクセスを工夫することが重要になる.

- レジスタ
- キャッシュ/シェアードメモリ
- グローバルメモリ
- ホスト PC のメインメモリ

GPUから直接アクセスできるメモリは、大容量のグロー バルメモリやシェアードメモリである.一方、ホスト PC のメインメモリとの間で転送可能なのは、グローバルメモ リである.3.2節で転送が必要なデータの分類について説 明する.

この転送のレイテンシを隠蔽して高速化を図るために, ストリーム (stream)を用いて転送と GPU の処理をオー バーラップさせることが可能である.この最適化について は 3.3 節で述べる.

また, GPU からグローバルメモリへのアクセスには, 同時に実行されているスレッドが連続したアドレスのデー タをアクセスする**コアレッシング** (coalescing) による高速 化が重要となる.こちらの最適化については, 3.4 節で述 べる.

#### 3.2 GPU とホスト PC 間のデータ転送

データ転送とカーネル関数をオーバラップさせて実行す るために、カーネル関数でアクセスする配列変数を以下の ように分類する.

- 定数からなる配列変数
- 各タイムステップ毎に、カーネル関数に対する入力として与えられる配列変数
- 各タイムステップ毎に、カーネル関数からの出力となる配列変数
- カーネル関数内でワーキングエリアとして使用される
   配列変数

これら4種類の配列変数に対し,GPUのグローバル変 数領域をすべて割当てておく.シミュレーションの各タイ ムステップ毎では、

(1) 入力配列のホスト PC から GPU への転送

- (2) カーネル関数の実行
- (3) 出力配列の GPU からホスト PC への転送

が繰り返される. 定数配列は,この繰り返しを行うループ に入る前に,ホスト PC から GPU へ先に転送しておく.

#### 3.3 ストリーム

各タイムステップ毎の繰り返しで、データ転送とカーネ ル関数の実行をオーバラップさせて同時に実行すること で、データ転送の遅延を隠蔽することができる.吸気管と 排気管の処理毎に、データ転送とカーネル関数の実行を分 割する.以下のように、CUDAのストリーム機能を利用 し、吸気管に関する処理を stream1、排気管に関する処理 を stream2 として実行すると,同じストリーム内の実行順 序は保たれ,他のストリームとの間では,資源の競合が起 こらない限り,データ転送,カーネル関数実行などが,同 時に行われる.

- (1) 吸気管入力データ転送 (stream1)
- (2) 排気管入力データ転送 (stream2)
- (3) 吸気管カーネル関数 (stream1)
- (4) 排気管カーネル関数 (stream2)
- (5) 吸気管出力データ転送 (stream1)
- (6) 排気管出力データ転送 (stream2)

ゆえに、排気管の入力データ転送と吸気管のカーネル関数の実行が同時に行われることが期待できる. 排気管の カーネル関数の実行と吸気管の出力データ転送の同時実行 も同様である.

本シミュレーションでは、各タイムステップ毎に、管端 にあたる配列要素や他の部品のシミュレータとの値の交換 が行われる.このため、タイムステップ毎の処理を超えた 実行のオーバラップは行わない.たとえば、排気管のカー ネル関数実行中に、次のタイムステップの吸気管の入力 データの転送を行ったり、排気管の出力データの転送中に、 次のタイムステップの吸気管のカーネル関数の実行を行っ たりすることはしない.

#### 3.4 ループ交換と配列の次元の交換

シミュレーションで扱う配列変数の中には, 図4の例の work11や input11のように,吸排気管のメッシュに加え て,他の次元を持つものもある.

```
for (i=0; i<N_MESH; i++) {
  for (j=0; j<NJ; j++) {
    for (k=0; k<NK; k++) {
        work11[i][j][k]
            = input11[i][j][k] * input12[i];
        }
    }
}</pre>
```

### 図 4 3 重ループの例 Fig. 4 An Example of Triple Nested Loop

この例を GPU で実行する際に、各メッシュ毎の処理を 行うループ i をスレッドに割り当てることが考えられる. しかし、配列要素へのアクセスが coalescing にはならない ために性能低下が起こる.そこで、図5のようにループ交 換と配列の次元の交換を行って、アクセスが coalescing に なるような最適化が望ましい.

なお、グローバルメモリ上に多次元配列を確保する場合 には、コンパイル時に静的に配列のサイズが確定されてい なければならない.ホスト PC から GPU のグローバルメ モリ上に多次元配列を動的に確保することはできない.こ れは、CUDA のベースとなる C, C++, Fortran 言語の動 IPSJ SIG Technical Report

| for (j=0; j <nj; j++)="" th="" {<=""></nj;>                    |
|----------------------------------------------------------------|
| for (k=0; k <nk; k++)="" td="" {<=""></nk;>                    |
| <pre>for (i=0; i<n_mesh; i++)="" pre="" {<=""></n_mesh;></pre> |
| work11[j][k][i]                                                |
| <pre>= input11[j][k][i] * input12[i];</pre>                    |
| }                                                              |
| }                                                              |
| }                                                              |

図 5 ループ交換と配列の次元の交換を行った 3 重ループ

Fig. 5 The Triple Nested Loop where Lopps and Array Dimensions are Interchanged

的領域確保の制限によるものである. ゆえに, 配列を動的 確保する場合には, 3次元配列は1次元化され, 添字の記 述が複雑になる. 図6にカーネル関数の記述例を示す. こ のカーネル関数での配列のアクセスを coalescing にするた めには, 図7のように書き換える必要がある.

```
i = blockDim.x * blockIdx.x + threadIdx.x;
for (j=0; j<NJ; j++) {
  for (k=0; k<NK; k++) {
    work11[i*NJ*NK+j*NK+k]
        = input11[i*NJ*NK+j*NK+k] * input12[i];
  }
}
```

図 6 カーネル関数中の多重ループの例

 ${\bf Fig. \ 6} \quad {\rm An \ Example \ of \ Nested \ Loop \ in \ a \ Kernel \ Function}$ 

```
i = blockDim.x * blockIdx.x + threadIdx.x;
for (j=0; j<NJ; j++) {
  for (k=0; k<NK; k++) {
    work11[j*NK*N_MESH+k*N_MESH+i]
        = input11[j*NK*N_MESH+k*N_MESH+i]
            * input12[i];
  }
}
```

図 7 ループ交換と配列の次元の交換を行ったカーネル関数中の多 重ループ

Fig. 7 The Nested Loop in the Kernel Function where Loops and Array Dimensions are Interchanged

## 4. 性能評価

本章では,表1に示した吸排気管の総数が多いモデル 1と、やや少ないモデル2の2つのモデルを用いてシミュ レーションを実行した結果について述べる.モデル1と2 では、吸気管と排気管を分割した総数はそれぞれ500と 300であり、その半数が吸気管,残りの半数が排気管であ る.分割された各管のメッシュ数は、乱数によって3個か ら31個としている.すべての管の管端の重複メッシュを 含めたメッシュ数は、モデル1と2でそれぞれ9,758個と 5,589個となっており、吸排気管にほぼ均等な個数のメッ シュが存在する.

オリジナルのシミュレーションプログラムの行数はC++

 Table 1
 Specification of Intake and Exhaust Pipes

|        | モデル 1 | モデル 2     |
|--------|-------|-----------|
| 管数     | 500   | 300       |
| メッシュ/管 | 3-31  | 3-31      |
| 総メッシュ数 | 9,758 | 5,589     |
| (吸気管)  | 4,951 | $2,\!669$ |
| (排気管)  | 4,807 | 2,920     |

表1 吸排気管の仕様

言語で約1,000行である.2章で述べたように,並列性を 抽出するために,分割された管を連結し,冗長な処理を行 うようにプログラムを変更している.

このプログラムを, OpenMP を用いて並列化し,通常の マルチコアプロセッサ上で実行したものと, CUDA を用い て記述し, GPU 上で実行したものとを比較する. 使用し た GPU と,比較のために用いたマルチコアプロセッサ搭 載 PC の仕様は**表 2** のとおりである.

表 2 GPU とマルチコアプロセッサ搭載 PC の仕様 Table 2 Specification of GPU and PC equipped with multicore processor

|        | GPU             | $\mathbf{PC}$       |
|--------|-----------------|---------------------|
| プロセッサ  | NVIDIA K20c     | Core i7-3770        |
|        | (Kepler)        | $3.40 \mathrm{GHz}$ |
| コア数    | 2496            | 4(8)                |
| メモリサイズ | $5\mathrm{GB}$  | 16 GB               |
| OS     | CentOS 6.5(ホスト) | CentOS $7$          |
| コンパイラ  | CUDA $5.5$      | gcc 4.8.2           |

モデル1およびモデル2のデータで3600タイムステップを実行した結果を図8,図9に示す.

OpenMP プログラムの実行には、物理的には4コアの プロセッサで HyperThreading の適用により8スレッドま でスレッド数を増加させて実行した.2章で述べたよう に、並列性を抽出するために冗長な演算を行っている.そ のため、遂次プログラムの実行時間に比べ、1スレッドの OpenMP プログラムの実行時間が長くなっている.

CUDA のプログラムは, 3.2 節で述べたオリジナルのプ ログラムと, 3.3 節で述べたストリームを利用してデータ 転送とカーネル関数の実行のオーバラップを行ったプロ グラム (+stream),ストリーム化に加えて 3.4 節で述べた ループ交換と配列の次元の交換によるデータアクセスの coalescing を行ったプログラム (+coalescing) の 3 種類を 実行した.

データサイズの大きいモデル1では、遂次プログラムの 実行に比べ、GPUでの実行により、5.79倍に高速化され ている. OpenMP8 スレッドでの実行に比べても、2.41倍 高速である. CUDA の実行では、ストリームの導入により 1.06倍、ストリームと coalescing の最適化により 2.52倍 に高速化されている.特に coalescing による効果が大きい ことがわかる.

モデル1よりもデータサイズの小さいモデル2では、遂 次プログラムの実行と OpenMP8 スレッドの実行に比べ、 GPU での実行によりそれぞれ4.18 倍と1.57 倍に高速化さ れている. CUDA の実行では、ストリームの導入により 1.17 倍、ストリームと coalescing の最適化により2.22 倍 に高速化され、この場合にも coalescing による効果が大き いことがわかる.

モデル 1,2 ともに,総メッシュ数が GPU のコア数より も大きいため, coalescing による効果はどちらのモデルで も大きくなっていると考えられる.





**Fig. 9** Execution Time for Model 2

CUDA での実行時間について,カーネル関数の実行時間 と,それ以外の定数配列の転送などの時間の割合は図 10, 図 11 となる.カーネルの実行時間には,タイムステップ 毎に変わる入出力データの転送時間も含まれる.

定数の転送時間は,モデル1,2によらず1.35秒でほぼ一 定である.これは,転送時間の増加には,転送データサイ ズよりも CUDA の転送 API の起動回数による影響が大き いためと考えられる.

吸排気管の詳細な動作を解析するためにシミュレーショ ンのタイムステップを増加させる場合には、定数転送の時 間は変わらず、カーネル実行時間がタイムステップ数に比 例して増加する.ゆえに、タイムステップ数を増加させる とカーネル実行時間が全体の実行時間の大部分を占めるよ うになる.このとき、ストリームや coalescing の導入の効 果も、より大きくなることが期待できる.



Fig. 10 Execution Time of the Kernel Function for Model 1



Fig. 11 Execution Time of the Kernel Function for Model 2

## 5. おわりに

本発表では、自動車のモデルベース開発で用いられるエ ンジンの吸排気管のシミュレーションプログラムを取り 上げ、その GPU への実装において適用したメモリ階層を 考慮した性能チューニングについて報告した.性能チュー ニング技法としては、データ転送とカーネル関数のオー バーラップ実行、ループ交換と配列の次元の交換による coalescing の効果が大きかったことを示した.

今後は、XeonPhi 上への実装,汎用マルチコアプロセッ サ上でのさらなる最適化などを検討したい. 今回は GPU を主な対象として実装を進めたために、並列度を高めるよ うにシミュレーションプログラムのチューニングを進めた が、SSE や AVX などを活用する場合は、ループ分割を行 い、コンパイラがこれらの SIMD 命令を適用できるよう に修正する必要があると思われる. これにより、本シミュ レーションのプログラムの、各アーキテクチャに対して効 果的な最適化手法を明らかにする.

謝辞 本研究を遂行するにあたり,広島市立大学卒業生

#### 情報処理学会研究報告

IPSJ SIG Technical Report

(現:株式会社ティラド)の岩本紳吾氏には、OpenMPによる実装を中心に多大な貢献をいただいた.また,マツダ株式会社と広島市立大学の共同研究「FPGA/GPGPU/CPUを用いたモデル高速化技術の研究」メンバー諸氏には,活発な議論を通して多数の有益なご意見やコメントをいただいた.ここに感謝する.本研究は一部,JSPS 科研費新学術領域研究 26105013 の助成を受けた.

#### 参考文献

- [1] 藤川智士:マツダの目指すモデルベース開発,マツダ技報 31 (2013).
- [2] 臼田浩平,小森 賢,三吉拓郎,寺岡陽一,本城 創,久 禮晋一:SKYACTIVの MBD 検証環境について、マツダ 技報 31 (2013).
- [3] 横畑英明,佐藤圭峰,和田好隆,田所 正,小林謙太,植 木義治:マツダ技報 31 (2013).
- [4] Toro, E. F.: *Riemann Solvers and Numerical Methods* for Fluid Dynamics, Springer, 3 edition (2009).
- [5] NVIDIA: CUDA, . https://developer.nvidia.com/cudazone.
- [6] OpenMP Architecture Review Board: OpenMP Application Program Interface, . http://www.openmp.org.