<?xml version='1.0' encoding='UTF-8'?>
<OAI-PMH xmlns="http://www.openarchives.org/OAI/2.0/" xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance" xsi:schemaLocation="http://www.openarchives.org/OAI/2.0/ http://www.openarchives.org/OAI/2.0/OAI-PMH.xsd">
  <responseDate>2026-03-06T00:20:38Z</responseDate>
  <request metadataPrefix="oai_dc" verb="GetRecord" identifier="oai:ipsj.ixsq.nii.ac.jp:00233435">https://ipsj.ixsq.nii.ac.jp/oai</request>
  <GetRecord>
    <record>
      <header>
        <identifier>oai:ipsj.ixsq.nii.ac.jp:00233435</identifier>
        <datestamp>2025-01-19T10:05:54Z</datestamp>
        <setSpec>1164:2036:11466:11528</setSpec>
      </header>
      <metadata>
        <oai_dc:dc xmlns:dc="http://purl.org/dc/elements/1.1/" xmlns:oai_dc="http://www.openarchives.org/OAI/2.0/oai_dc/" xmlns="http://www.w3.org/2001/XMLSchema" xsi:schemaLocation="http://www.openarchives.org/OAI/2.0/oai_dc/ http://www.openarchives.org/OAI/2.0/oai_dc.xsd">
          <dc:title>GPUオフロードにおけるリアルタイム性最適化制御方式の提案</dc:title>
          <dc:creator>森田, 清隆</dc:creator>
          <dc:creator>出口, 昌弘</dc:creator>
          <dc:creator>出原, 章雄</dc:creator>
          <dc:creator>村山, 和宏</dc:creator>
          <dc:subject>リアルタイムシステム</dc:subject>
          <dc:description>GPU 上では優先度に応じたプリエンプティブな処理の実行ができないため，システムとして低優先度である処理の完了待ちによって高優先度の処理が遅延し得る．このため，CPU 上の複数タスクが GPU に処理をオフロードするシステムではリアルタイム性の保証が困難であり，リアルタイム性を確保するためには各実行プログラムの GPU 使用タイミングなどに関するシステムの設計やチューニングが必要である．この課題に対して，先行研究では GPU へのオフロード処理要求を優先度キューで管理し，オフロード対象処理の実行順序を制御する手法が提案されている．しかし，優先度キューの入出力タイミングによっては高優先度タスクのオフロード対象処理が低優先度タスクのオフロード対象処理により遅延し得る．また，オフロード処理要求を優先度キューで一元管理して制御する処理自体による遅延が，各オフロード対象処理の応答時間にかかる．本稿では，オフロード対象処理に関する演算装置選択および実行順序を，対象システムの事前検証をもとに生成した制御パラメータに応じて，各タスク内で制御する手法を提案する．提案手法により，制御処理自体による遅延を抑えた上で，低優先度タスクのオフロード対象処理による高優先度タスクのオフロード対象処理の遅延を解消することを可能とする．これにより，各タスクのデッドラインを達成させ，システムのリアルタイム性を向上させる．</dc:description>
          <dc:description>technical report</dc:description>
          <dc:publisher>情報処理学会</dc:publisher>
          <dc:date>2024-03-14</dc:date>
          <dc:format>application/pdf</dc:format>
          <dc:identifier>研究報告システムとLSIの設計技術（SLDM）</dc:identifier>
          <dc:identifier>4</dc:identifier>
          <dc:identifier>2024-SLDM-205</dc:identifier>
          <dc:identifier>1</dc:identifier>
          <dc:identifier>8</dc:identifier>
          <dc:identifier>2188-8639</dc:identifier>
          <dc:identifier>AA11451459</dc:identifier>
          <dc:identifier>https://ipsj.ixsq.nii.ac.jp/record/233435/files/IPSJ-SLDM24205004.pdf</dc:identifier>
          <dc:language>jpn</dc:language>
        </oai_dc:dc>
      </metadata>
    </record>
  </GetRecord>
</OAI-PMH>
