<?xml version='1.0' encoding='UTF-8'?>
<OAI-PMH xmlns="http://www.openarchives.org/OAI/2.0/" xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance" xsi:schemaLocation="http://www.openarchives.org/OAI/2.0/ http://www.openarchives.org/OAI/2.0/OAI-PMH.xsd">
  <responseDate>2026-03-09T15:52:42Z</responseDate>
  <request metadataPrefix="oai_dc" verb="GetRecord" identifier="oai:ipsj.ixsq.nii.ac.jp:00214028">https://ipsj.ixsq.nii.ac.jp/oai</request>
  <GetRecord>
    <record>
      <header>
        <identifier>oai:ipsj.ixsq.nii.ac.jp:00214028</identifier>
        <datestamp>2025-01-19T16:55:50Z</datestamp>
        <setSpec>1164:2036:10484:10753</setSpec>
      </header>
      <metadata>
        <oai_dc:dc xmlns:dc="http://purl.org/dc/elements/1.1/" xmlns:oai_dc="http://www.openarchives.org/OAI/2.0/oai_dc/" xmlns="http://www.w3.org/2001/XMLSchema" xsi:schemaLocation="http://www.openarchives.org/OAI/2.0/oai_dc/ http://www.openarchives.org/OAI/2.0/oai_dc.xsd">
          <dc:title>デュアルモードSAR ADCを用いた電源ノイズ解析攻撃の検知手法の考案</dc:title>
          <dc:title>A Dual-mode SAR ADC to Detect Power Analysis Attack</dc:title>
          <dc:creator>弘原海, 拓也</dc:creator>
          <dc:creator>三木, 拓司</dc:creator>
          <dc:creator>永田, 真</dc:creator>
          <dc:creator>Takuya, Wadatsumi</dc:creator>
          <dc:creator>Takuji, Miki</dc:creator>
          <dc:creator>Makoto, Nagata</dc:creator>
          <dc:subject>ハードウェアセキュリティ</dc:subject>
          <dc:description>IoT 機器が悪意のある攻撃者の標的として脅威に晒されている．そこで，電源ラインに対する意図的な機器挿入に起因するインピーダンスの変化をオンチップモニタ回路 (OCM) で取得した電源ノイズ波形から読み取 ることで異常の検知及び診断を可能とするフローを提案する．65nm CMOS プロセスでテストチップを作成し，電源ラインに挿入した微小な抵抗および容量による電源ノイズ波形の変動を定量的に示し，実際の攻撃としてあり得る電圧プローブの挿入を検知出来ることを示した．</dc:description>
          <dc:description>Distributed IoT devices are exposed to unexpected interferences by physical accesses by malicious attackers. An on-chip noise monitor using a dual-mode ADC is developed to detect the insertion of off-chip components as malicious attempts of power noise measurement attacks. Fabricated in 65 nm CMOS, the on-chip noise monitor is examined for the detectability of series resistor, parallel capacitors and voltage probe that are intentionally inserted on power lines.</dc:description>
          <dc:description>technical report</dc:description>
          <dc:publisher>情報処理学会</dc:publisher>
          <dc:date>2021-11-24</dc:date>
          <dc:format>application/pdf</dc:format>
          <dc:identifier>研究報告システムとLSIの設計技術（SLDM）</dc:identifier>
          <dc:identifier>19</dc:identifier>
          <dc:identifier>2021-SLDM-196</dc:identifier>
          <dc:identifier>1</dc:identifier>
          <dc:identifier>5</dc:identifier>
          <dc:identifier>2188-8639</dc:identifier>
          <dc:identifier>AA11451459</dc:identifier>
          <dc:identifier>https://ipsj.ixsq.nii.ac.jp/record/214028/files/IPSJ-SLDM21196019.pdf</dc:identifier>
          <dc:language>jpn</dc:language>
        </oai_dc:dc>
      </metadata>
    </record>
  </GetRecord>
</OAI-PMH>
