<?xml version='1.0' encoding='UTF-8'?>
<OAI-PMH xmlns="http://www.openarchives.org/OAI/2.0/" xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance" xsi:schemaLocation="http://www.openarchives.org/OAI/2.0/ http://www.openarchives.org/OAI/2.0/OAI-PMH.xsd">
  <responseDate>2026-04-17T03:40:05Z</responseDate>
  <request verb="GetRecord" metadataPrefix="oai_dc" identifier="oai:ipsj.ixsq.nii.ac.jp:00083258">https://ipsj.ixsq.nii.ac.jp/oai</request>
  <GetRecord>
    <record>
      <header>
        <identifier>oai:ipsj.ixsq.nii.ac.jp:00083258</identifier>
        <datestamp>2025-01-21T18:38:27Z</datestamp>
        <setSpec>1164:1579:6652:6839</setSpec>
      </header>
      <metadata>
        <oai_dc:dc xmlns:dc="http://purl.org/dc/elements/1.1/" xmlns:oai_dc="http://www.openarchives.org/OAI/2.0/oai_dc/" xmlns="http://www.w3.org/2001/XMLSchema" xsi:schemaLocation="http://www.openarchives.org/OAI/2.0/oai_dc/ http://www.openarchives.org/OAI/2.0/oai_dc.xsd">
          <dc:title>1600万計算コア超メニーコアアーキテクチャのシミュレーション</dc:title>
          <dc:title>Simulation of a Many-Core Architecture with 16 Million Processing Cores</dc:title>
          <dc:creator>泊, 久信</dc:creator>
          <dc:creator>平木, 敬</dc:creator>
          <dc:creator>Hisanobu, Tomari</dc:creator>
          <dc:creator>Kei, Hiraki</dc:creator>
          <dc:subject>アーキテクチャ評価</dc:subject>
          <dc:description>8080 と SH-2 プロセッサを用い、メニーコアアーキテクチャで評価した。メニーコアでは、複雑なプロセッサコアを用いると搭載できるコア数が少なくなってしまうため、従来のプロセッサより小型のコアが用いられることがある。コア数を最大化するため単純化されたコアを用いると、コアあたりの性能が下がるため、コア数とコアあたりの性能を勘案して、性能の総和が大きくなるような設計にする必要がある。もっとも単純なプロセッサの一つである 8080 と、パイプライン動作をするが小型の実装が可能な SH-2 を用い、メニーコアアーキテクチャに当てはめて性能を評価することで、超メニーコア時代に最適なプロセッサコアのバランスを調べた。</dc:description>
          <dc:description>8080 and SH-2 processors are evaluated as building blocks for a many-core architecture．In many-core architecture processor core designs simpler than conventional ones are often used because the number of processing elements that are integrated on a chip is limited by the size of the processor core．A many-core system design intends to maximize the throughput of instruction execution through the balance between the number of processor cores and the performance of a processor core．We put the 8080，which is one of the simplest processors，and the SH-2 pipelined processor in our many-core design to examine the optimal balance of simplicity and performance for the processor core in many-core designs．</dc:description>
          <dc:description>technical report</dc:description>
          <dc:publisher>情報処理学会</dc:publisher>
          <dc:date>2012-07-25</dc:date>
          <dc:format>application/pdf</dc:format>
          <dc:identifier>研究報告計算機アーキテクチャ（ARC）</dc:identifier>
          <dc:identifier>6</dc:identifier>
          <dc:identifier>2012-ARC-201</dc:identifier>
          <dc:identifier>1</dc:identifier>
          <dc:identifier>7</dc:identifier>
          <dc:identifier>AN10096105</dc:identifier>
          <dc:identifier>https://ipsj.ixsq.nii.ac.jp/record/83258/files/IPSJ-ARC12201006.pdf</dc:identifier>
          <dc:language>jpn</dc:language>
        </oai_dc:dc>
      </metadata>
    </record>
  </GetRecord>
</OAI-PMH>
