<?xml version='1.0' encoding='UTF-8'?>
<OAI-PMH xmlns="http://www.openarchives.org/OAI/2.0/" xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance" xsi:schemaLocation="http://www.openarchives.org/OAI/2.0/ http://www.openarchives.org/OAI/2.0/OAI-PMH.xsd">
  <responseDate>2026-03-12T01:36:39Z</responseDate>
  <request metadataPrefix="oai_dc" verb="GetRecord" identifier="oai:ipsj.ixsq.nii.ac.jp:00023579">https://ipsj.ixsq.nii.ac.jp/oai</request>
  <GetRecord>
    <record>
      <header>
        <identifier>oai:ipsj.ixsq.nii.ac.jp:00023579</identifier>
        <datestamp>2025-01-22T20:18:34Z</datestamp>
        <setSpec>1164:1579:1622:1624</setSpec>
      </header>
      <metadata>
        <oai_dc:dc xmlns:dc="http://purl.org/dc/elements/1.1/" xmlns:oai_dc="http://www.openarchives.org/OAI/2.0/oai_dc/" xmlns="http://www.w3.org/2001/XMLSchema" xsi:schemaLocation="http://www.openarchives.org/OAI/2.0/oai_dc/ http://www.openarchives.org/OAI/2.0/oai_dc.xsd">
          <dc:title>RHINET/MEMOnetネットワークインタフェース用コントローラチップMartiniの予備評価</dc:title>
          <dc:title>Preliminary Evaluation of Martini : the Network Interface Controller Chip for RHINET/MEMOnet</dc:title>
          <dc:creator>渡邊, 幸之介</dc:creator>
          <dc:creator>山本, 淳二</dc:creator>
          <dc:creator>土屋, 潤一郎</dc:creator>
          <dc:creator>田邊, 昇</dc:creator>
          <dc:creator>西, 宏章</dc:creator>
          <dc:creator>今城, 英樹</dc:creator>
          <dc:creator>寺川, 博昭</dc:creator>
          <dc:creator>上嶋, 利明</dc:creator>
          <dc:creator>工藤, 知宏</dc:creator>
          <dc:creator>天野, 英晴</dc:creator>
          <dc:creator>Konosuke, Watanabe</dc:creator>
          <dc:creator>Junji, Yamamoto</dc:creator>
          <dc:creator>Jun-Ichiro, Tsuchiya</dc:creator>
          <dc:creator>Noboru, Tanabe</dc:creator>
          <dc:creator>Hiroaki, Nishi</dc:creator>
          <dc:creator>Hideki, Imashiro</dc:creator>
          <dc:creator>Hiroaki, Terakawa</dc:creator>
          <dc:creator>Toshiaki, Uejima</dc:creator>
          <dc:creator>Tomohiro, Kudoh</dc:creator>
          <dc:creator>Hideharu, Amano</dc:creator>
          <dc:description>RHiNETとMEMOnetは分散配置されたPC/WSを相互接続してクラスタを構築するネットワークのプロトタイプである。RHiNETはネットワークインタフェースの接続にPCIバスを、MEMOnetではメモリスロットを利用する。Martiniは、RHiNETとMEMOnetの両方をサポートする多機能ネットワークインタフェースコントローラチップであり、低レイテンシ高バンド幅な通信のためのハードウェア機構を備える。本論文ではMartiniがハードウェアでサポートする機能の予備評価について述べる。単純なリモートライト/リード機構は、2Gbps近い高バンド幅の転送を実現する。また、PIO通信機構であるBOTF機構やAOTF機構は、少量のデータをDMAと比べて極めて低いレイテンシで転送する。</dc:description>
          <dc:description>RHiNET is a network which enables efficient parallel processing by connecting PCs distributed in one or more floors.  There are two types of the network interface, RHiNET/NI, using PCI bus, and MEMOnet, using memory slot as a connection port for the network interface card.  Martini is a network interface controller chip which supports both of them.  Its hardware provides a low latency and high bandwidth communication.  This paper describes the preliminary evaluation of Martini's hardware supported functions.  By executing common remote read/write functions by a hardwired logic, 2 Gbps bandwidth is achieved. Furthermore, short packet transfer using PIO functions, BOTF and AOTF, demonstrates the smaller latency than the traditional network interfaces.</dc:description>
          <dc:description>technical report</dc:description>
          <dc:publisher>情報処理学会</dc:publisher>
          <dc:date>2001-07-25</dc:date>
          <dc:format>application/pdf</dc:format>
          <dc:identifier>情報処理学会研究報告計算機アーキテクチャ（ARC）</dc:identifier>
          <dc:identifier>76(2001-ARC-144)</dc:identifier>
          <dc:identifier>2001</dc:identifier>
          <dc:identifier>49</dc:identifier>
          <dc:identifier>54</dc:identifier>
          <dc:identifier>AN10096105</dc:identifier>
          <dc:identifier>https://ipsj.ixsq.nii.ac.jp/record/23579/files/IPSJ-ARC01144009.pdf</dc:identifier>
          <dc:language>jpn</dc:language>
        </oai_dc:dc>
      </metadata>
    </record>
  </GetRecord>
</OAI-PMH>
