<?xml version='1.0' encoding='UTF-8'?>
<OAI-PMH xmlns="http://www.openarchives.org/OAI/2.0/" xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance" xsi:schemaLocation="http://www.openarchives.org/OAI/2.0/ http://www.openarchives.org/OAI/2.0/OAI-PMH.xsd">
  <responseDate>2026-04-16T23:12:46Z</responseDate>
  <request verb="GetRecord" metadataPrefix="oai_dc" identifier="oai:ipsj.ixsq.nii.ac.jp:00023575">https://ipsj.ixsq.nii.ac.jp/oai</request>
  <GetRecord>
    <record>
      <header>
        <identifier>oai:ipsj.ixsq.nii.ac.jp:00023575</identifier>
        <datestamp>2025-01-22T20:18:27Z</datestamp>
        <setSpec>1164:1579:1622:1624</setSpec>
      </header>
      <metadata>
        <oai_dc:dc xmlns:dc="http://purl.org/dc/elements/1.1/" xmlns:oai_dc="http://www.openarchives.org/OAI/2.0/oai_dc/" xmlns="http://www.w3.org/2001/XMLSchema" xsi:schemaLocation="http://www.openarchives.org/OAI/2.0/oai_dc/ http://www.openarchives.org/OAI/2.0/oai_dc.xsd">
          <dc:title>大容量FPGA の応用によるマルチプロセッサエミュレーションシステムの評価</dc:title>
          <dc:title>Evaluation of a Multiprocessor Emulation System by the Application of Large - scale FPGA</dc:title>
          <dc:creator>佐谷野, 健二</dc:creator>
          <dc:creator>片下, 敏宏</dc:creator>
          <dc:creator>小池, 汎平</dc:creator>
          <dc:creator>児玉, 祐悦</dc:creator>
          <dc:creator>坂根, 広史</dc:creator>
          <dc:creator>甲村, 康人</dc:creator>
          <dc:creator>Kenji, Sayano</dc:creator>
          <dc:creator>Toshihiro, Katashita</dc:creator>
          <dc:creator>Hanpei, Koike</dc:creator>
          <dc:creator>Yuetsu, Kodama</dc:creator>
          <dc:creator>Hirofumi, Sakane</dc:creator>
          <dc:creator>Yasuhito, Koumura</dc:creator>
          <dc:description>本研究では，大容量FPGA を応用したマルチプロセッサ向けエミュレーションシステムの開発を行った．本システムでは，プロセッサとネットワークルータを単一のFPGA チップ上に実装することで，高速なエミュレーション動作と高い柔軟性を実現している．また，独立した複数のメモリバスにより多様な構造のPE に対応し，高速な差動信号バスを用いることによりシステム全体の性能を考慮して設計が行われている．本稿では，エミュレーションシステムを構成する各コンポーネントの評価結果について述べる．</dc:description>
          <dc:description>In this research, we developed a multiprocessor emulation system by the application of large-scale FPGA. This system realizes very high-speed emulation and high flexibility, since processors and network routers are implemented in a single FPGA chip. Furthermore, various PE structures can be implemented with the individual memory buses, and the system performance at multiprocessor emulation is enhanced with the high-speed differential I/O buses. In this paper, we describe the evaluation results on each component of the emulation system.</dc:description>
          <dc:description>technical report</dc:description>
          <dc:publisher>情報処理学会</dc:publisher>
          <dc:date>2001-07-25</dc:date>
          <dc:format>application/pdf</dc:format>
          <dc:identifier>情報処理学会研究報告計算機アーキテクチャ（ARC）</dc:identifier>
          <dc:identifier>76(2001-ARC-144)</dc:identifier>
          <dc:identifier>2001</dc:identifier>
          <dc:identifier>25</dc:identifier>
          <dc:identifier>30</dc:identifier>
          <dc:identifier>AN10096105</dc:identifier>
          <dc:identifier>https://ipsj.ixsq.nii.ac.jp/record/23575/files/IPSJ-ARC01144005.pdf</dc:identifier>
          <dc:language>jpn</dc:language>
        </oai_dc:dc>
      </metadata>
    </record>
  </GetRecord>
</OAI-PMH>
