<?xml version='1.0' encoding='UTF-8'?>
<OAI-PMH xmlns="http://www.openarchives.org/OAI/2.0/" xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance" xsi:schemaLocation="http://www.openarchives.org/OAI/2.0/ http://www.openarchives.org/OAI/2.0/OAI-PMH.xsd">
  <responseDate>2026-03-07T18:04:07Z</responseDate>
  <request metadataPrefix="jpcoar_1.0" verb="GetRecord" identifier="oai:ipsj.ixsq.nii.ac.jp:00213785">https://ipsj.ixsq.nii.ac.jp/oai</request>
  <GetRecord>
    <record>
      <header>
        <identifier>oai:ipsj.ixsq.nii.ac.jp:00213785</identifier>
        <datestamp>2025-01-19T17:01:27Z</datestamp>
        <setSpec>1164:2822:10563:10745</setSpec>
      </header>
      <metadata>
        <jpcoar:jpcoar xmlns:datacite="https://schema.datacite.org/meta/kernel-4/" xmlns:dc="http://purl.org/dc/elements/1.1/" xmlns:dcndl="http://ndl.go.jp/dcndl/terms/" xmlns:dcterms="http://purl.org/dc/terms/" xmlns:jpcoar="https://github.com/JPCOAR/schema/blob/master/1.0/" xmlns:oaire="http://namespace.openaire.eu/schema/oaire/" xmlns:rdf="http://www.w3.org/1999/02/22-rdf-syntax-ns#" xmlns:rioxxterms="http://www.rioxx.net/schema/v2.0/rioxxterms/" xmlns:xs="http://www.w3.org/2001/XMLSchema" xmlns="https://github.com/JPCOAR/schema/blob/master/1.0/" xsi:schemaLocation="https://github.com/JPCOAR/schema/blob/master/1.0/jpcoar_scm.xsd">
          <dc:title>FPGAにおける加算器の電力解析攻撃耐性の評価</dc:title>
          <jpcoar:creator>
            <jpcoar:creatorName>趙, 意琳</jpcoar:creatorName>
          </jpcoar:creator>
          <jpcoar:creator>
            <jpcoar:creatorName>張, 啓迪</jpcoar:creatorName>
          </jpcoar:creator>
          <jpcoar:creator>
            <jpcoar:creatorName>西川, 広記</jpcoar:creatorName>
          </jpcoar:creator>
          <jpcoar:creator>
            <jpcoar:creatorName>孔, 祥博</jpcoar:creatorName>
          </jpcoar:creator>
          <jpcoar:creator>
            <jpcoar:creatorName>冨山, 宏之</jpcoar:creatorName>
          </jpcoar:creator>
          <jpcoar:subject subjectScheme="Other">セキュリティ・仮想化</jpcoar:subject>
          <datacite:description descriptionType="Other">多くの IoT 機器は電力解析攻撃などのサイドチャネル攻撃の脅威にさらされている．加算器は電子回路の最も基本的なコンポーネントの 1 つである．本論文では，FPGA 上での電力解析攻撃に対する加算器の耐性を検証するために 3 種類の 32 ビット加算器の電力サイドチャネルリークを T 検定に基づいて分析する．実験の結果，キャリーチェーンを利用した桁上げ伝播加算器が電力や遅延，電力解析攻撃に対する耐性の面で最も有効である．</datacite:description>
          <dc:publisher xml:lang="ja">情報処理学会</dc:publisher>
          <datacite:date dateType="Issued">2021-11-11</datacite:date>
          <dc:language>jpn</dc:language>
          <dc:type rdf:resource="http://purl.org/coar/resource_type/c_18gh">technical report</dc:type>
          <jpcoar:identifier identifierType="URI">https://ipsj.ixsq.nii.ac.jp/records/213785</jpcoar:identifier>
          <jpcoar:sourceIdentifier identifierType="ISSN">2188-868X</jpcoar:sourceIdentifier>
          <jpcoar:sourceIdentifier identifierType="NCID">AA12149313</jpcoar:sourceIdentifier>
          <jpcoar:sourceTitle>研究報告組込みシステム（EMB）</jpcoar:sourceTitle>
          <jpcoar:volume>2021-EMB-58</jpcoar:volume>
          <jpcoar:issue>6</jpcoar:issue>
          <jpcoar:pageStart>1</jpcoar:pageStart>
          <jpcoar:pageEnd>2</jpcoar:pageEnd>
          <jpcoar:file>
            <jpcoar:URI label="IPSJ-EMB21058006.pdf">https://ipsj.ixsq.nii.ac.jp/record/213785/files/IPSJ-EMB21058006.pdf</jpcoar:URI>
            <jpcoar:mimeType>application/pdf</jpcoar:mimeType>
            <jpcoar:extent>478.4 kB</jpcoar:extent>
            <datacite:date dateType="Available">2023-11-11</datacite:date>
          </jpcoar:file>
        </jpcoar:jpcoar>
      </metadata>
    </record>
  </GetRecord>
</OAI-PMH>
