<?xml version='1.0' encoding='UTF-8'?>
<OAI-PMH xmlns="http://www.openarchives.org/OAI/2.0/" xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance" xsi:schemaLocation="http://www.openarchives.org/OAI/2.0/ http://www.openarchives.org/OAI/2.0/OAI-PMH.xsd">
  <responseDate>2026-03-17T15:25:33Z</responseDate>
  <request metadataPrefix="jpcoar_1.0" verb="GetRecord" identifier="oai:ipsj.ixsq.nii.ac.jp:00123809">https://ipsj.ixsq.nii.ac.jp/oai</request>
  <GetRecord>
    <record>
      <header>
        <identifier>oai:ipsj.ixsq.nii.ac.jp:00123809</identifier>
        <datestamp>2025-01-21T02:48:21Z</datestamp>
        <setSpec>6504:8032:8041</setSpec>
      </header>
      <metadata>
        <jpcoar:jpcoar xmlns:datacite="https://schema.datacite.org/meta/kernel-4/" xmlns:dc="http://purl.org/dc/elements/1.1/" xmlns:dcndl="http://ndl.go.jp/dcndl/terms/" xmlns:dcterms="http://purl.org/dc/terms/" xmlns:jpcoar="https://github.com/JPCOAR/schema/blob/master/1.0/" xmlns:oaire="http://namespace.openaire.eu/schema/oaire/" xmlns:rdf="http://www.w3.org/1999/02/22-rdf-syntax-ns#" xmlns:rioxxterms="http://www.rioxx.net/schema/v2.0/rioxxterms/" xmlns:xs="http://www.w3.org/2001/XMLSchema" xmlns="https://github.com/JPCOAR/schema/blob/master/1.0/" xsi:schemaLocation="https://github.com/JPCOAR/schema/blob/master/1.0/jpcoar_scm.xsd">
          <dc:title>マイクロ命令を用いたVLIW型計算機と新しいソフトウェアパイプライン技術の有効性の検討</dc:title>
          <dc:title xml:lang="en">Performance Evaluation of a VLIW computer using micro instructions and a new software-pipeline technique</dc:title>
          <datacite:description descriptionType="Other">我々は、256bit/Wという長大な命令長を持つプログラムメモリで15のユニットを1ステップで同時に動作させることによって高速化を図るVLIW型計算機KIDOCH IVを開発中である。この計算機の特徴は、(1)従来の計算機の1命令をより細かい複数ステップのマイクロ命令で表しているため、マイクロ命令のピッチをスーパーパイプライン計算機のピッチと同程度に設計可能である。(2)プログラムメモリ中には、直接各演算器に動作させるための(デコード済の)マイクロ命令が入っているため、従来の命令にあったデコードサイクルを必要とせず、トータル的に1命令の短縮につなげている。また、従来において、パイプラインの段数が3から8であったものが、KIDOCH IVにおいては1である。つまり、条件分岐の際のハザードの影響が、1マイクロ命令分だけとなり、従来に比べ、影響が少ない。(3)複数の演算器と複数のキャッシュメモリをサポートしている。従来のVLIW計算機では、1ステップで複数の命令を処理することが可能であっても、データポート数の不足により、実際に処理しているデータの数が限られてしまうというデメリットがあった。KIDOCH IVにおいては、キャッシュメモリを複数採用することで、データポート数の増加につながり、実際同時に扱えるデータ数を増やすことを可能としている。以上の3点があげられる。本文ではこれらの特徴をもつことにより、モジュロソフトウェアパイプラインと呼ばれる最適化技術の効果をより一層上げられることをいくつかのベンチマークプログラムにより検証する。</datacite:description>
          <dc:publisher xml:lang="ja">情報処理学会</dc:publisher>
          <datacite:date dateType="Issued">1993-03-01</datacite:date>
          <dc:language>jpn</dc:language>
          <dc:type rdf:resource="http://purl.org/coar/resource_type/c_5794">conference paper</dc:type>
          <jpcoar:identifier identifierType="URI">https://ipsj.ixsq.nii.ac.jp/records/123809</jpcoar:identifier>
          <jpcoar:sourceIdentifier identifierType="NCID">AN00349328</jpcoar:sourceIdentifier>
          <jpcoar:sourceTitle>全国大会講演論文集</jpcoar:sourceTitle>
          <jpcoar:volume>第46回</jpcoar:volume>
          <jpcoar:issue>ハードウェア</jpcoar:issue>
          <jpcoar:pageStart>3</jpcoar:pageStart>
          <jpcoar:pageEnd>4</jpcoar:pageEnd>
          <jpcoar:file>
            <jpcoar:URI>https://ipsj.ixsq.nii.ac.jp/record/123809/files/KJ00001337656.pdf</jpcoar:URI>
            <jpcoar:mimeType>application/pdf</jpcoar:mimeType>
            <jpcoar:extent>149.5 kB</jpcoar:extent>
            <datacite:date dateType="Available">1993-03-01</datacite:date>
          </jpcoar:file>
        </jpcoar:jpcoar>
      </metadata>
    </record>
  </GetRecord>
</OAI-PMH>
