<?xml version='1.0' encoding='UTF-8'?>
<OAI-PMH xmlns="http://www.openarchives.org/OAI/2.0/" xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance" xsi:schemaLocation="http://www.openarchives.org/OAI/2.0/ http://www.openarchives.org/OAI/2.0/OAI-PMH.xsd">
  <responseDate>2026-03-09T22:00:41Z</responseDate>
  <request metadataPrefix="jpcoar_1.0" verb="GetRecord" identifier="oai:ipsj.ixsq.nii.ac.jp:00080353">https://ipsj.ixsq.nii.ac.jp/oai</request>
  <GetRecord>
    <record>
      <header>
        <identifier>oai:ipsj.ixsq.nii.ac.jp:00080353</identifier>
        <datestamp>2025-01-21T19:50:41Z</datestamp>
        <setSpec>934:1119:6676:6677</setSpec>
      </header>
      <metadata>
        <jpcoar:jpcoar xmlns:datacite="https://schema.datacite.org/meta/kernel-4/" xmlns:dc="http://purl.org/dc/elements/1.1/" xmlns:dcndl="http://ndl.go.jp/dcndl/terms/" xmlns:dcterms="http://purl.org/dc/terms/" xmlns:jpcoar="https://github.com/JPCOAR/schema/blob/master/1.0/" xmlns:oaire="http://namespace.openaire.eu/schema/oaire/" xmlns:rdf="http://www.w3.org/1999/02/22-rdf-syntax-ns#" xmlns:rioxxterms="http://www.rioxx.net/schema/v2.0/rioxxterms/" xmlns:xs="http://www.w3.org/2001/XMLSchema" xmlns="https://github.com/JPCOAR/schema/blob/master/1.0/" xsi:schemaLocation="https://github.com/JPCOAR/schema/blob/master/1.0/jpcoar_scm.xsd">
          <dc:title>ヘテロジニアスマルチコア向けソフトウェア開発フレームワークおよびAPI</dc:title>
          <dc:title xml:lang="en">Parallelizing Compiler Framework and API for Heterogeneous Multicores</dc:title>
          <jpcoar:creator>
            <jpcoar:creatorName>林, 明宏</jpcoar:creatorName>
            <jpcoar:creatorName>和田, 康孝</jpcoar:creatorName>
            <jpcoar:creatorName>渡辺, 岳志</jpcoar:creatorName>
            <jpcoar:creatorName>関口, 威</jpcoar:creatorName>
            <jpcoar:creatorName>間瀬, 正啓</jpcoar:creatorName>
            <jpcoar:creatorName>白子, 準</jpcoar:creatorName>
            <jpcoar:creatorName>木村, 啓二</jpcoar:creatorName>
            <jpcoar:creatorName>笠原, 博徳</jpcoar:creatorName>
          </jpcoar:creator>
          <jpcoar:creator>
            <jpcoar:creatorName xml:lang="en">Akihiro, Hayashi</jpcoar:creatorName>
            <jpcoar:creatorName xml:lang="en">Yasutaka, Wada</jpcoar:creatorName>
            <jpcoar:creatorName xml:lang="en">Takeshi, Watanabe</jpcoar:creatorName>
            <jpcoar:creatorName xml:lang="en">Takeshi, Sekiguchi</jpcoar:creatorName>
            <jpcoar:creatorName xml:lang="en">Masayoshi, Mase</jpcoar:creatorName>
            <jpcoar:creatorName xml:lang="en">Jun, Shirako</jpcoar:creatorName>
            <jpcoar:creatorName xml:lang="en">Keiji, Kimura</jpcoar:creatorName>
            <jpcoar:creatorName xml:lang="en">Hironori, Kasahara</jpcoar:creatorName>
          </jpcoar:creator>
          <jpcoar:subject subjectScheme="Other">コンパイラ</jpcoar:subject>
          <datacite:description descriptionType="Other">汎用CPUコアに加え特定処理を高効率で実行可能なアクセラレータを搭載したヘテロジニアスマルチコアが広く普及している．しかしながら，ヘテロジニアスマルチコアでは様々な計算資源へのタスクスケジューリングやデータ転送コード挿入等多くをプログラマが記述する必要があるためプログラミングが困難である．そこで本論文では，逐次プログラムを入力とし自動並列化コンパイラを用いることで自動的に汎用コアとアクセラレータコアにタスクを配分し，高い性能および低消費電力を実現可能なソフトウェア開発フレームワークを提案する．本手法はアクセラレータコンパイラやアクセラレータライブラリ等既存のアクセラレータ開発環境を有効に利用可能である．本フレームワークを情報家電用ヘテロジニアスマルチコアプロセッサRP-Xをターゲットとして，アクセラレータライブラリを使用し，AACエンコーダおよびOptical Flow計算の自動並列化性能および消費電力を評価した．その結果，8つの汎用CPUコアおよび4つのアクセラレータコアを使用した場合，逐次実行時と比較してOptical Flow計算で最大32倍，AACエンコーダで最大80%の電力を削減可能であることを確認し，ヘテロジニアスマルチコアを対象とした汎用的なコンパイラフレームワークを実現した．</datacite:description>
          <datacite:description descriptionType="Other">There has been a growing interest in heterogeneous multicores because heterogeneous multicores achieve high performance keeping power consumption low. However, heterogeneous multicores force programmers very difficult programming. In order to overcome such a situation, this paper proposes a compilation framework which realizes high performance and low power. This paper also evaluates processing performance and the power reduction by the proposed framework on RP-X processor. The framework attains speedups up to 32x for an optical flow program with eight general purpose processor cores and four DRP (Dynamically Reconfigurable Processor) accelerator cores against sequential execution by a single processor core and 80% of power reduction for the real-time AAC encoding when we utilize an existing accelerator library.</datacite:description>
          <dc:publisher xml:lang="ja">情報処理学会</dc:publisher>
          <datacite:date dateType="Issued">2012-01-27</datacite:date>
          <dc:language>jpn</dc:language>
          <dc:type rdf:resource="http://purl.org/coar/resource_type/c_6501">journal article</dc:type>
          <jpcoar:identifier identifierType="URI">https://ipsj.ixsq.nii.ac.jp/records/80353</jpcoar:identifier>
          <jpcoar:sourceIdentifier identifierType="ISSN">1882-7829</jpcoar:sourceIdentifier>
          <jpcoar:sourceIdentifier identifierType="NCID">AA11833852</jpcoar:sourceIdentifier>
          <jpcoar:sourceTitle>情報処理学会論文誌コンピューティングシステム（ACS）</jpcoar:sourceTitle>
          <jpcoar:volume>5</jpcoar:volume>
          <jpcoar:issue>1</jpcoar:issue>
          <jpcoar:pageStart>68</jpcoar:pageStart>
          <jpcoar:pageEnd>79</jpcoar:pageEnd>
          <jpcoar:file>
            <jpcoar:URI>https://ipsj.ixsq.nii.ac.jp/record/80353/files/IPSJ-TACS0501007.pdf</jpcoar:URI>
            <jpcoar:mimeType>application/pdf</jpcoar:mimeType>
            <jpcoar:extent>2.7 MB</jpcoar:extent>
            <datacite:date dateType="Available">2014-01-27</datacite:date>
          </jpcoar:file>
        </jpcoar:jpcoar>
      </metadata>
    </record>
  </GetRecord>
</OAI-PMH>
