<?xml version='1.0' encoding='UTF-8'?>
<OAI-PMH xmlns="http://www.openarchives.org/OAI/2.0/" xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance" xsi:schemaLocation="http://www.openarchives.org/OAI/2.0/ http://www.openarchives.org/OAI/2.0/OAI-PMH.xsd">
  <responseDate>2026-03-08T10:17:59Z</responseDate>
  <request metadataPrefix="jpcoar_1.0" verb="GetRecord" identifier="oai:ipsj.ixsq.nii.ac.jp:00016151">https://ipsj.ixsq.nii.ac.jp/oai</request>
  <GetRecord>
    <record>
      <header>
        <identifier>oai:ipsj.ixsq.nii.ac.jp:00016151</identifier>
        <datestamp>2025-01-23T00:00:18Z</datestamp>
        <setSpec>581:906:909</setSpec>
      </header>
      <metadata>
        <jpcoar:jpcoar xmlns:datacite="https://schema.datacite.org/meta/kernel-4/" xmlns:dc="http://purl.org/dc/elements/1.1/" xmlns:dcndl="http://ndl.go.jp/dcndl/terms/" xmlns:dcterms="http://purl.org/dc/terms/" xmlns:jpcoar="https://github.com/JPCOAR/schema/blob/master/1.0/" xmlns:oaire="http://namespace.openaire.eu/schema/oaire/" xmlns:rdf="http://www.w3.org/1999/02/22-rdf-syntax-ns#" xmlns:rioxxterms="http://www.rioxx.net/schema/v2.0/rioxxterms/" xmlns:xs="http://www.w3.org/2001/XMLSchema" xmlns="https://github.com/JPCOAR/schema/blob/master/1.0/" xsi:schemaLocation="https://github.com/JPCOAR/schema/blob/master/1.0/jpcoar_scm.xsd">
          <dc:title>大容量記憶システムMSSの性能評価用シミュレーション・モデルに関する考察</dc:title>
          <dc:title xml:lang="en">Considerations in Simulation Model for MSS Performance Evaluation</dc:title>
          <jpcoar:creator>
            <jpcoar:creatorName>根岸, 和義</jpcoar:creatorName>
            <jpcoar:creatorName>米田, 茂</jpcoar:creatorName>
          </jpcoar:creator>
          <jpcoar:creator>
            <jpcoar:creatorName xml:lang="en">Kazuyoshi, Negishi</jpcoar:creatorName>
            <jpcoar:creatorName xml:lang="en">Shigeru, Yoneda</jpcoar:creatorName>
          </jpcoar:creator>
          <jpcoar:subject subjectScheme="Other">論文</jpcoar:subject>
          <datacite:description descriptionType="Other">大容量記憶システム(MSS)の内部処理方式の評価 および性能評価のため シミュレーション・モデルを作成した.従来 MSSの性能評価の研究としては 解析モデルによるもの シミュレーション・モデルによるもの等が発表されている.われわれのモデルは ハードウェア ファームウェア ソフトウェアのサブモデルより構成され ハードウェア・モデル中に コマンド・チェイン処理機能を内蔵している.このモデル構成の特徴は (1)ファームウェア・モデルの分離によりファームウァア・ロジックの変更 評価が容易であること (2)MSS独特のステージ動作のためにディスク制御装置の使用率が高くなった場合でも コマンドの処理ごとにチャネルとディスク制御装置の結合がシミュレートされているので評価精度が保たれること (3)ファームウェア ソフトウェアの各モデルからのコマンド・チェイン制御が容易であることである.本シミュレータの評価結果を実測値と比較検証し 十分な精度が得られていることを示した.また 本シミュレータの適用例として ステージ連続処理を行った場合 ファームウェア処理方式により その性能が大きく異なる場合のあることを示した.</datacite:description>
          <datacite:date dateType="Issued">1982-07-15</datacite:date>
          <dc:language>jpn</dc:language>
          <dc:type rdf:resource="http://purl.org/coar/resource_type/c_6501">journal article</dc:type>
          <jpcoar:identifier identifierType="URI">https://ipsj.ixsq.nii.ac.jp/records/16151</jpcoar:identifier>
          <jpcoar:sourceIdentifier identifierType="ISSN">1882-7764</jpcoar:sourceIdentifier>
          <jpcoar:sourceIdentifier identifierType="NCID">AN00116647</jpcoar:sourceIdentifier>
          <jpcoar:sourceTitle>情報処理学会論文誌</jpcoar:sourceTitle>
          <jpcoar:volume>23</jpcoar:volume>
          <jpcoar:issue>4</jpcoar:issue>
          <jpcoar:pageStart>421</jpcoar:pageStart>
          <jpcoar:pageEnd>427</jpcoar:pageEnd>
          <jpcoar:file>
            <jpcoar:URI>https://ipsj.ixsq.nii.ac.jp/record/16151/files/IPSJ-JNL2304012.pdf</jpcoar:URI>
            <jpcoar:mimeType>application/pdf</jpcoar:mimeType>
            <jpcoar:extent>504.9 kB</jpcoar:extent>
            <datacite:date dateType="Available">1984-07-15</datacite:date>
          </jpcoar:file>
        </jpcoar:jpcoar>
      </metadata>
    </record>
  </GetRecord>
</OAI-PMH>
