WEKO3
アイテム
耐マルチサイクル過渡故障を指向した高位合成におけるコントローラの設計について
https://ipsj.ixsq.nii.ac.jp/records/96074
https://ipsj.ixsq.nii.ac.jp/records/960744435c140-aff1-4934-b5df-77685194406f
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]()
2100年1月1日からダウンロード可能です。
|
Copyright (c) 2013 by the Institute of Electronics, Information and Communication Engineers
This SIG report is only available to those in membership of the SIG. |
|
SLDM:会員:¥0, DLIB:会員:¥0 |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 2013-11-20 | |||||||
タイトル | ||||||||
タイトル | 耐マルチサイクル過渡故障を指向した高位合成におけるコントローラの設計について | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | A Controller Design in High-Level Synthesis for Multi-Cycle Transient Fault Tolerance | |||||||
言語 | ||||||||
言語 | jpn | |||||||
キーワード | ||||||||
主題Scheme | Other | |||||||
主題 | 信頼性 | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
広島市立大学情報科学部 | ||||||||
著者所属 | ||||||||
広島市立大学大学院情報科学部 | ||||||||
著者所属 | ||||||||
広島市立大学大学院情報科学部 | ||||||||
著者所属 | ||||||||
広島市立大学大学院情報科学部 | ||||||||
著者所属 | ||||||||
広島市立大学大学院情報科学部 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Faculty of Information Sciences, Hiroshima City University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Graduate School of Information Sciences, Hiroshima City University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Graduate School of Information Sciences, Hiroshima City University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Graduate School of Information Sciences, Hiroshima City University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Graduate School of Information Sciences, Hiroshima City University | ||||||||
著者名 |
石森, 裕太郎
× 石森, 裕太郎
|
|||||||
著者名(英) |
Yutaro, Ishimori
× Yutaro, Ishimori
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | 本研究では,マルチサイクル過渡故障に耐性を持つシステムにおけるコントローラの設計について議論する.コントローラの構成要素の中でも,特にデータパスヘの制御信号を生成する回路部に注目し,データパスの誤り訂正/検出能力を利用した論理簡単化手法を提案する.適用例により,提案手法が従来の単純な 3 重化手法よりも小さな面積オーバヘッドでコントローラを耐故障化できることを示す | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | This work discusses a design of the controller in a multi-cycle transient fault tolerant system. It focuses especially on the control signal generator, which is a component of the controller feeding control signals to the datapath in the system, and presents a method of logic simplification that utilizes the error correction/detection ability of the datapath. Case studies show that the proposed method can make controllers fault-tolerable with small area overhead compared with the conventional method based on triple modular redundancy. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AA11451459 | |||||||
書誌情報 |
研究報告システムLSI設計技術(SLDM) 巻 2013-SLDM-163, 号 9, p. 1-6, 発行日 2013-11-20 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |