WEKO3
アイテム
セレクタ論理を利用したパイリニア補間演算器設計と評価
https://ipsj.ixsq.nii.ac.jp/records/95345
https://ipsj.ixsq.nii.ac.jp/records/9534518e33dcf-b284-43ad-b89d-0635e9027dea
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]()
2100年1月1日からダウンロード可能です。
|
Copyright (c) 2013 by the Institute of Electronics, Information and Communication Engineers
This SIG report is only available to those in membership of the SIG. |
|
SLDM:会員:¥0, DLIB:会員:¥0 |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 2013-09-30 | |||||||
タイトル | ||||||||
タイトル | セレクタ論理を利用したパイリニア補間演算器設計と評価 | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | A Bi-Linear Interpolation Unit Using Selector Logics | |||||||
言語 | ||||||||
言語 | jpn | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
早稲田大学大学院基幹理工学研究科 | ||||||||
著者所属 | ||||||||
早稲田大学大学院基幹理工学研究科 | ||||||||
著者所属 | ||||||||
早稲田大学大学院基幹理工学研究科 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Dept. of Computer Science and Engineering, Waseda University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Dept. of Computer Science and Engineering, Waseda University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Dept. of Computer Science and Engineering, Waseda University | ||||||||
著者名 |
塩, 雅史
× 塩, 雅史
|
|||||||
著者名(英) |
Masashi, Shio
× Masashi, Shio
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | バイリニア補間は補間演算の 1 つであり,周囲 4 つの値から線形的に値を補間する.画像の拡大・縮小など実用的に用いられることも多い.本稿では,バイリニア補間演算をピットレベル式変形しセレクタ論理に帰着させることで,桁上げ伝搬遅延を削減し高速化したセレクタ論理帰着型バイリニア補間演算器を提案する.セレクタ論理帰着型バイリニア補間演算器において,セレクタ論理によって生成された部分積を算術演算子を用いて加算,桁上げ先読み加算器を用いて加算など,複数の方法で実装し評価・比較した. | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | Bi-Linear interpolation is one of interpolation techniques, which interpolates a value linearly from its four circumferences. Bi-Linear interpolation is often used for image scaling and correction of distortion. In this paper, we propose a high-speed bi-linear interpolation circuit reducing carry propagation delay by using selector logics. We have implemented our bi-linear interpolation circuit in several ways and evaluated each of them. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AA11451459 | |||||||
書誌情報 |
研究報告システムLSI設計技術(SLDM) 巻 2013-SLDM-162, 号 11, p. 1-6, 発行日 2013-09-30 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |