WEKO3
アイテム
細粒度電源管理を考慮した基本ブロックレベル消費エネルギー推定手法
https://ipsj.ixsq.nii.ac.jp/records/90623
https://ipsj.ixsq.nii.ac.jp/records/90623142d6352-6c5b-440e-81c6-968d7744b9bc
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 2013 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 2013-03-06 | |||||||
タイトル | ||||||||
タイトル | 細粒度電源管理を考慮した基本ブロックレベル消費エネルギー推定手法 | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | Basic-Block Level Energy Estimation Method for Fine-Grained Power-Gated VLIW Data-Path | |||||||
言語 | ||||||||
言語 | jpn | |||||||
キーワード | ||||||||
主題Scheme | Other | |||||||
主題 | 低電力化・高信頼化 | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
立命館大学 | ||||||||
著者所属 | ||||||||
立命館大学 | ||||||||
著者所属 | ||||||||
立命館大学 | ||||||||
著者所属 | ||||||||
立命館大学 | ||||||||
著者所属 | ||||||||
立命館大学 | ||||||||
著者所属 | ||||||||
立命館大学 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Ritsumeikan University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Ritsumeikan University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Ritsumeikan University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Ritsumeikan University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Ritsumeikan University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Ritsumeikan University | ||||||||
著者名 |
中村, 駿介
× 中村, 駿介
|
|||||||
著者名(英) |
Shunsuke, Nakamura
× Shunsuke, Nakamura
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | 本研究では,組込み向けVLIW (Very Long Instruction-set Word)型プロセッサを対象とした細粒度電源管理を考慮した基本ブロックレベル消費エネルギー推定手法を提案する.提案手法では,アプリケーションやアーキテクチャ,パワーゲーティングに関する諸条件から粗い消費エネルギー推定式を構築する.評価実験より,提案する粗い消費エネルギー推定値は実際の消費エネルギーと非常に高い相関があり,消費エネルギー推定に有望であることが確認できた. | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | This paper proposes a basic-block level energy estimation method for fine-grained power-gated VLIW (Very Long Instruction-set Word) data-path. Energy consumption of VLIW data-path is usually performed with instruction scheduling. This paper proposes a new metric for rough energy estimation taking into account power gating effect. Proposed metric is constructed by application, architecture parameters, and power gating parameters. Experimental results show that proposed metric correlates highly with energy consumption considering power gating. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AA11451459 | |||||||
書誌情報 |
研究報告システムLSI設計技術(SLDM) 巻 2013-SLDM-160, 号 17, p. 1-6, 発行日 2013-03-06 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |