WEKO3
-
RootNode
アイテム
多電源可変パイプラインルータを用いた細粒度な電源制御
https://ipsj.ixsq.nii.ac.jp/records/81860
https://ipsj.ixsq.nii.ac.jp/records/8186049afd5b4-db26-419a-ba58-9969cfd998e6
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 2012 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 2012-04-30 | |||||||
タイトル | ||||||||
タイトル | 多電源可変パイプラインルータを用いた細粒度な電源制御 | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | Fine-grained power control using a multi-voltage variable pileline router | |||||||
言語 | ||||||||
言語 | jpn | |||||||
キーワード | ||||||||
主題Scheme | Other | |||||||
主題 | 低消費電力 | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
慶應義塾大学大学院理工学研究科 | ||||||||
著者所属 | ||||||||
慶應義塾大学大学院理工学研究科 | ||||||||
著者所属 | ||||||||
国立情報学研究所/総合研究大学院大学 | ||||||||
著者所属 | ||||||||
芝浦工業大学情報工学科 | ||||||||
著者所属 | ||||||||
慶應義塾大学大学院理工学研究科 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Graduate School of Science and Technology, Keio University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Graduate School of Science and Technology, Keio University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
National Institute of Informatics / The Graduate University for Advanced Studies | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Department of Information Science and Engineering, Shibaura Instritute of Technology | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Graduate School of Science and Technology, Keio University | ||||||||
著者名 |
中村, 武雄
松谷, 宏紀
鯉渕, 道紘
宇佐美, 公良
天野, 英晴
× 中村, 武雄 松谷, 宏紀 鯉渕, 道紘 宇佐美, 公良 天野, 英晴
|
|||||||
著者名(英) |
Takeo, Nakamura
Hiroki, Matsutani
Michihiro, Koibuchi
Kimiyoshi, Usami
Hideharu, Amano
× Takeo, Nakamura Hiroki, Matsutani Michihiro, Koibuchi Kimiyoshi, Usami Hideharu, Amano
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | メニーコアにおけるプロセッサ-キャッシュ間ネットワーク (Network-on-Chip,NoC) を低消費電力化するために細粒度多電源可変パイプラインルータ (Multi-Vdd Fine-Grained variable pipeline router: MVFG-VP router) を提案する.MVFG-VP ルータでは,トラフィック負荷に応じて個々のルータのパイプライン段数 (最大遅延) と供給電圧を,入力バッファ単位の細粒度で切り替える.Dynamic voltage and frequency scaling (DVFS) ルータとは異なり,すべてのルータは同じ動作周波数で動作するため,異なる周波数ドメイン間の同期を考慮する必要がない.ルータ単位で電圧を切り替える多電源可変パイプラインルータに比べて,ルータの利用していない部分で高い電圧を使う必要がなく,さらに低い電圧を用いることのできる範囲を増やすことができる.本論文では,MVFG-VP ルータを 65nm プロセスを用いて設計し,さらに CMP シミュレータ上で評価した.その結果,全て高い電圧を用いた場合に比べて、31.1% の電力を削減した.その際,性能のオーバーヘッドは 5.2% であった. | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | We propose a Multi-Vdd fine-grained variable pipeline (MVFG-VP) router in order to reduce the power consumption and improve the reliability of Network-on-Chip (NoC) designed for many-core processors. MVFG-VP router adjusts its pipeline depth (i.e., communication latency) and supply voltage level of input buffers whether the packet is coming or not. Unlike Dynamic voltage and frequency scaling (DVFS) routers, MVFG-VP routers share the same operating frequency, and thus there is no need to synchronize neighboring routers working at different frequencies. Compared with MV-VP (Multi-Vdd Variable Pipeline) router which applies multiple voltage control to the whole router, MVFG-VP router increases the area and possibility to apply low voltage, as the voltage control is applied to each input buffer. An MVFG-VP router is designed by using a 65nm process, and evaluated using a full-system CMP simulator. Evaluation results show that 31.1% power is reduced with 5.2% performance overhead. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AN10444176 | |||||||
書誌情報 |
研究報告システムソフトウェアとオペレーティング・システム(OS) 巻 2012-OS-121, 号 15, p. 1-8, 発行日 2012-04-30 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |