# バイナリトランスレーションによる ループ反復間のデータ依存解析

佐藤幸紀<sup>†1</sup> 井口 寧<sup>†1</sup> 中村維男<sup>†2</sup>

アプリケーションプログラムからループレベル並列性を抽出し効率的にハードウェ アリソースに合わせて並列化することは多くの並列処理システムにおける鍵となるプ ロセスであり、大規模並列な CPU コアやアクセラレータを用いた高度な並列処理が 必要になる状況においてはますます重要性は増すと予想される。しかしながら、現状 では並列処理を効率的に行うためにはプログラマが手作業でアプリケーション全体の 構造を正確に理解した上で並列部分に分割し効率的にハードウェアリソースに合わせ てマッピングすることが必要であり、非常にコストのかかる経験的な作業であるとい える。さらに、アプリケーションプログラムは年々その規模と複雑さを増してきてい るため、大規模・複雑化するアプリケーションプログラムを生産的かつ効率的に並列 化する手法を確立することが求められている。本稿ではループ反復間のデータ依存の 有無を実行時にプロファイリングすることによりループ並列性の抽出やハードウェア へのマッピングを支援する機構をバイナリトランスレータを用いて実装する。本ルー プ依存プロファイラは、コンパイル済みの実行バイナリコードを入力としてランタイ ムにループ反復間のデータ依存関係をモニターし、並列性を妨げる依存を検出する。 本機構を有効性を確認するために NAS Parallel benchmark を用いて評価を行った。 その結果、プロファイルにより得られたデータ依存関係は実際のソースコードの示す データ依存関係と矛盾なく一致することを確認した。また、本結果に基づき、本プロ ファイラによる結果とコンパイラによる静的な並列化の際のデータ依存解析との相違 点を示すとともに、HPC のコードチューニングに応用する際の課題について考察を 行った。

Runtime data flow analysis among loop iterations using a binary translation system

> Yukinori Sato,<sup>†1</sup> Yasushi Inoguchi<sup>†1</sup> and Tadao Nakamura<sup>†2</sup>

Extracting loop-level parallelism from an application program and mapping

it onto actual hardware resources are a key to determine the efficiency and productivity of parallelization. As parallel processing techniques using massively parallelized multicore CPUs and accelerators become popular, the key is expected to become more important. In this paper, we present an advanced technique that can monitor data dependencies across loop iterations at runtime. Using pre-compiled binary code as an input, we can monitor data dependencies via memory accesses together with inter-procedural nested loop structures. We implement our mechanism on a dynamic binary translation system and evaluated it using NAS Parallel benchmark suite. From the results, we confirm that we can extract data dependencies among loop iterations and the obtained data dependencies consist with data dependencies implied by the original source codes. Based on these results, we also show the differences in the obtained dependencies between our run-time loop profiling and the traditional static data analysis and investigate issues to apply them to code tuning for HPC applications.

# 1. はじめに

プログラムの実行時間の大部分をループが占めているということからも、ループレベル並 列性はプログラムの並列化技術として広く使われてきた<sup>1)</sup>。ループ構造はプログラムの反復 的な挙動を記述する上で必要不可欠である。もしループを使わないでプログラムを書くなら ば全ての反復的な挙動をループを展開した形式で記述しなければならなず、ループ構造なし でプログラムを書くことは生産性や可読性の面から現実的ではない。このようなことからも ループ構造はアプリケーションプログラムに内在する並列性を抽出したり理解する上で重要 な構成要素であるといえる。

ループを特徴づける性質としてループボディのサイズ、ループ反復数、ループの出現回数 やループ反復間データ依存の有無やその位置があり、それらは抽出可能なループ並列性の並 列度や実際にハードウェアで並列実行する際の性能向上に影響することが知られている<sup>2)</sup>。 これらループの特徴はアルゴリズム、プログラムの構造、そして、コンパイラなどの利用す るソフトウェアスタックにより決定づけられる。加えて、高効率な並列処理を行うためには

<sup>†1</sup> 北陸先端科学技術大学院大学 情報社会基盤研究センター

Research Center for Advanced Computing Infrastructure, Japan Advanced Institute of Science and Technology

<sup>†2</sup> 慶應義塾大学 Keio University

IPSJ SIG Technical Report

並列なハードウェア上で並列に実行する際のリソースマッピングにおいて存在する多種多様 な選択肢からハードウェアとループの双方の特性を最大限活用する解を発見的に見つける必 要がある。

近年、CPU上に多数のコアを集積するマルチコア CPU や SIMD、FPGA といったアク セラレータを組み合わせたヘテロジーニアスな処理要素を組み合わせた大規模並列システ ムの普及が急速に進んでいる。メニーコアプロセッサやアクセラレータといった強力な演算 能力を備える並列処理エンジンから持続的に理論性能に近い性能を引き出すためには、アプ リケーションの実装毎に変化する並列化するべき対象を的確に見つけ出した後、その部分を 並列実行する適切な手段を並列処理エンジンのマイクロアーキテクチャを意識しつつ決定す ることが必要である。

このようなハードウェアへのマッピングの困難さに加えて、年々進行する実アプリケー ションプログラムの大規模・複雑化に由来するプログラミング生産性低下の問題も同時に考 える必要がある。例えば、エクサスケール時代の HPC システムにおいては、マルチスケー ル・マルチフィジックス現象の統合シミュレーションを処理する機会が増えると予想されて いる。このようなマルチスケール・マルチフィジックスによるアプローチでは、1 つの分野 の理論では対応できない複雑な現象を解析するためにミクロからマクロまでの幅広いスケー ルにわたり様々な物理現象の基礎方程式を解き、現象を再現しようと取り組む。すなわち、 アプリケーション内部には特定の現象の解析のため細分化されたモデルや支配方程式、ア ルゴリズムが多数存在し、それらが複雑に統合された形で単体のアプリケーションとなる。 異なる複数モデル間において時間ステップごとにデータ交換が必要な場合、時系列ループ内 部での通信が必要となる。従って、細分化されたレベル毎に並列化するべき対象を的確に見 つけ出すことに加えて、アプリケーション全体のデータの流れや並列化対象部分を処理の特 性やロードバランスの観点から適切なハードウェア資源にマッピングしていくことが必要と なる<sup>3)4)</sup>。

しかしながら、ハードウェア構成はメモリ階層やアクセラレータ、相互接続方式の面で多 様化を続ける一方で、それらを的確にマッピングしていくことは並列アプリケーション開発 者にとっては非常に大きな負担となっている。さらに、年を追うごとに規模や複雑さを増 大するコードから並列化するべき対象を的確に見つけ出すことも多くの労力を必要とする。 従って、大規模な並列性を把握する方法論を確立し高度な並列化を生産的に達成する手法を 確立することが必須であると考えられる。

そこで、本研究においては大規模・複雑化するアプリケーションプログラムから生産的か

つ効率的にハードウェア構成に適する的確なループレベル並列性を抽出することを支援する ことを目的として、コンパイル済みの実行バイナリコードを入力としてランタイムにループ 反復間のデータ依存関係をモニターする手法を提案する。本手法により、プログラマがソー スコード全体を一通り読まなくともプログラム実行時におけるループを単位としたデータ 依存関係やデータの流れのイメージを得ることが可能となる。また、プログラムの実行時に データ依存関係の解析を行うというアプローチによりコンパイル時には把握が困難であった ポインタによる間接メモリアクセスも詳細に解析することが可能となる。このような詳細な データ依存解析は効果的に並列化対象部分を抽出することに寄与すると予想される。

本稿では、先行研究<sup>5)</sup>において提案されているループ領域単位を示す Loop-Call Context Tree グラフ上にデータフローグラフを生成する機構を発展させ、動的バイナリトランス レーション(DBT)システム上にコード実行時に出現するループの反復間に存在するデー タ依存関係を検出する機構を提案する。また、本システムを実際に構築し、NAS Parallel Benchmark v3.3 を用いて評価実験を行うとともに、結果についての考察を行う。

本論文の構成は以下の通りである。2節はでバイナリトランスレーション技術によりルー プ階層構造を抽出する手法の概要を述べる。3節ではループ領域および反復間毎のメモリを 介したデータ依存関係を抽出する手法とその表現方法について述べる。4節ではベンチマー クプログラムの実行を通して本手法の基礎的な評価と HPC のコードチューニングに応用す る際の課題についての考察を行う。5節は結論である。

2. ループ階層構造とループ反復の抽出

図1に本研究で提案する動的バイナリトランスレーション(DBT)技術を用いたデータ フロー解析システムの概要を示す。本手法は図1に示すように静的解析(Static Analysis) と動的解析(Dynamic Analysis)の組み合わせにより実現される。以下、ループ階層構造 とループ反復を検出する手法の概要を順を追って説明する。

ループ階層構造を抽出する手法として先行研究<sup>6)</sup> にて報告された pMarker 法を用いる。 その第一のステップとして、事前にコンパイルされているアプリケーションプログラムの パイナリコードを入力として静的解析を行う。pMarker 法においては静的解析はバイナリ コードのイメージが DBT にロードされるときに行われる。静的解析では関数単位でコント ロールフローグラフおよび支配木を構築し、Havlak のアルゴリズム<sup>7)</sup> に基づき reducible ループと irreducible ループの双方を検出する。

図2に抽象化したループの構造を示す。ループはheadとなる命令、tailとなる命令、その

#### Vol.2012-HPC-133 No.11 2012/3/26



IPSJ SIG Technical Report



他の命令にて構成される。ループの head 命令がループ領域内のすべての命令を支配する場 合は reducible ループであり、ループ領域外からの流入は head 以外にない。また、ループ内 には少なくとも1つの head に戻るエッジがあり、制御フローをループさせる。irreducible ループについては少なくとも1つ以上の head 命令以外への流入がある点が異なる。

ループ内には少なくとも1つのheadに戻るエッジがあり、ループが反復される毎にルー プボディのすべての命令を支配するheadの命令が実行される。この特徴を利用してループ 反復をモニターする。ここで、ループが何回反復実行したかを示すループトリップカウンタ はhead命令を実行するごとにインクリメントするとした<sup>4)</sup>。また、irreducibleループにつ いてはhead命令以外への流入があり得るためループに流入した時点でカウントを開始する とした。

実行時にループ階層構造を追跡するという目的を実現するためには、すべてのコントロー ルフローに着目する必要はなく、ループ領域外からの流入とループ領域外への流出に着目す ればよい。そこで、pMarker 法ではループへの流入および流出となるエッジを監視するこ とにより、実行時にループ階層構造を追跡する。この際、複雑に入り組むループネストを追 跡するためにループへの流入と流出の状態を保持するスタックを用いて効率的にループ階層 構造を追跡できるようにする。

プログラムの実行を伴わない静的解析においては関数内のループは解析可能であるが関 数をまたぐ(inter-procedural な)ループ階層の解析や動的なコントロールフローの推定は 非常に難しい。そこで、これらを動的解析によりプログラムの実行時に抽出する。Havlak のアルゴリズムにより reducible ループと irreducible ループの双方を検出した後、検出し たループの領域およびループの head 命令を示すマーカーと関数呼び出しやリターンの位置 を示すマーカーを生成し、動的解析における instrumentation のポイントとする。また、動



的解析時にマーカーのポイントが実行される毎に実行される解析コードを各マーカーのポ イントに挿入する。解析コードとしてループ情報を記録するためのプログラムを用意する。 次のステップである動的解析においては、生成したマーカーのポイントが実行される毎に ループ情報を記録するための解析コードが実行される。動的解析においてはプログラム実行 中の条件分岐の挙動やコントロールフローを反映した解析が可能となるため、動的な実行で 実際に現れるループ構造に関する情報を抽出することができる。

3. メモリを介したデータ依存の検出

## 3.1 ループ領域間のデータ依存検出

メモリを介したデータ依存の抽出するためには pMarker 法によるループ構造解析に加え て、先行研究<sup>5)</sup> で論じられているようにメモリアクセス命令を検出しデータの読み込みお よび書き込みを監視することによりデータ依存を抽出する必要がある。そこで、本節にて ループ領域や関数を解析の単位としてデータ依存を抽出する手法の概要を説明する。

ループ領域間のメモリを介するデータ依存を検出する第一のステップである静的解析で は、ループ構造解析のためのマーカーに加えメモリアクセス命令に対してマーカーを生成 し、メモリアクセスに関する情報を記録するための解析コードをマーパーのポイントに挿 入する。第二のステップである動的解析においては、生成したマーカーのポイントが実行さ れる毎にメモリアクセスに関する情報を記録するために挿入された解析コードが実行され、 動的なメモリ依存の挙動を得る。さらに、メモリアクセスの際に実行される解析コードにお いては、データ依存関係をループ階層構造に基づき表現する機構を用意する。

図3にループ領域間の依存を検出するためのメモリライトおよびメモリリードアクセス

Vol.2012-HPC-133 No.11 2012/3/26

#### 情報処理学会研究報告

**IPSJ SIG Technical Report** 



図 3 ループ領域間のメモリを介する依存の検出

の際の動作の概要を示す。メモリを介したデータ依存関係を把握するためにメモリアドレス 毎に最後に書き込みを行ったループの ID を保持するテープルである lastWrite table を用 いる。メモリライトアクセスが実行されるポイントで書き込みを行うメモリアドレスに対応 するインデックスの書き込みを行ったループの ID (lastWrite LoopID)を現在実行されて いるループ ID に更新する。

メモリリードアクセスが実行されるポイントでは読み込みを行うメモリアドレスに対応 するインデックスのループ ID を得る。このときのループ ID はそのメモリにある値が生成 された領域を示す。すなわち、現在実行されているループはそのメモリにある値が生成され た領域と依存しているということになる。このようにして得られた依存関係は 3.3 節で示す 兄弟次男表現による LCCT+M 上のノード毎にどの領域と依存しているかを示す depList というリストにて保持される。そこで、現在のループノードに対応する depList に検出され た依存のあるループ ID を追加する。

現在実行しているノードが LCCT+M 上の関数ノードである場合はループ ID の代わり に関数に対応する ID を用いることにより LCCT+M のどのノードにて生成された値と依 存関係があるかを把握できるようにする。以上のような動作によりメモリを介したデータ依 存をループ領域単位で抽出することが可能となる。

3.2 ループ反復間のデータ依存検出

ループレベル並列性のソースはループ反復間の並列性である。それぞれのループ反復が 独立に実行可能である場合(すなわち、いかなる2つの反復間に依存関係がない場合とな



る)、そのループからループレベル並列性が抽出され、複数のループ反復は同時に実行され る。しかしながら、3.1節で論じたループ領域単位のデータ依存解析ではループ反復間の並 列性は抽出できない。そこで、本論文では、先行研究<sup>5)</sup>でのループ領域を単位とするデータ 依存解析に加え、ループ反復を単位とするデータ依存を検出する手法を提案する。

図4にループ反復間のデータ依存関係の検出するためのメモリライトおよびメモリリー ドアクセスの際の動作の概要を示す。本手法は2節にて論じられたループトリップカウン タとループ出現カウンタを用いて効率的にループ反復間のデータ依存を検出する。ループ トリップカウンタとループ出現カウンタは lastWrite テーブルのエントリとして保持され、 ループ内に存在するメモリ書き込み命令が実行される毎に更新される。データ依存はルー プ内に存在するメモリ読み込み命令が実行される際に現在のカウンタ値を依存のあるアド レスに対応する lastWrite テーブルのエントリのカウント値と比較することにより検出され る。ループの反復間、あるいは出現間に依存があった場合、ループ領域間の場合と同様に depList に依存の情報が記録される。

# 3.3 ループ階層構造間のデータ依存の表現

関数をまたぐプログラム全体のループ階層構造を効率的に保持するために LCCT+M (Loop-Call Context Tree with Memory) というデータ構造を構築する。LCCT+M はコールコンテキストプロファイリング<sup>8)</sup> にて利用される CCT (Call Context Tree)を 関数をまたぐループネスト構造を表現できるように拡張した L-CCT (Loop-Call Context Tree)<sup>6)</sup> にメモリ依存情報を追加したものである。

#### 情報処理学会研究報告

IPSJ SIG Technical Report



図 5 LCCT+M (Loop-Call Context Tree with Memory) グラフとデータ構造

図5(a)は関数 func-A のループ階層構造、call 命令、メモリ命令とそれぞれの相対位置 を示す。関数 func-A は内部に4つのループを持ち、ループ B の内部で関数 func-B を呼び 出しを行っている。L-CCT はこれらの呼び出しシークエンスを leftmost child right sibling binary tree (長男次男表現)を用いてにて正確に把握する。図5(b)に L-CCT にて表現さ れた関数呼び出しとループの呼び出しのコンテクストフローを示す。ここで円形のノードは ループを、四角のノードは関数を示す。Havlakのアルゴリズムにより検出される2つの任 意のループはそれぞれがネストしているか、互いに素であるかのどちらかとなる。そこで、 ループ内部で呼ばれるノードはそのノードの子ノードとし、また、素であるループは兄弟 ノードとして追加する。図5(c)は最終的に生成される LCCT+M を示す。L-CCT に加え てデータ依存のあるノード間に点線で示されるエッジが追加されている。

考えられるデータ依存のエッジは関数/ループ領域間、ループ出現間、ループ反復間の3パ ターンのうちのいずれかであり、LCCT+Mにおいてはそのいずれも表現可能である。ルー プ反復間、ループ出現間のエッジは自身のノードへの依存となるため、それらの平均依存距 離である *D<sub>itr</sub>、D<sub>apr</sub>*を付加し、それぞれを識別する。その他の自身のノードへの依存は同 ーのループ反復内あるいは関数内での前方にある命令から後方の命令への真依存であるた め、LCCT+Mにおいてはエッジは追加しないとした。

## 4. 評価実験

4.1 実験環境

提案するループ反復間のデータ依存解析を評価するために動的バイナリトランスレーション技術を用いて実環境を構築し、ベンチマークプログラムにより基礎的な評価を行う。本機構の構築には DBT システムとして Pin tool set<sup>9)</sup>を用いた。Pin はよく知られた DBT システムの1つであり、同一の ISA への変換を行う。DBT システムにおいては一度変換された命令群はコードキャッシュに保持されるため高速に参照することが可能である。

システムの評価には汎用的な x86 クラスタの 1 ノードを用いた。評価に用いたクラス タの詳細は以下である。ハードウェアとして 4 基の 6 コアを持つ 2.6GHz の CPU (AMD Opteron 8435) と 128GB の主記憶メモリを備える Appro 1143H というサーバーを、OS として Red Hat Enterprise Linux 5.4 を用いた。本システムは汎用的な x86\_64 のクラス タであり、1 ノードあたり 24 コアの CPU が利用できる。この上に Pin のバージョン 2.8 (33586) Intel64 用の構成にて DBT システムの環境を構築した。

評価実験を行うためのベンチマークプログラムとして、NAS Parallel Benchmark v3.3 の逐次版の IS および CG を利用した。データサイズは class A を用いた。IS は C 言語に より実装される大規模整数ソートであり、CG は共役勾配法のカーネルである。

ループネスト解析に関しては実行バイナリに含まれる領域のみを解析の対象として、動的 にリンクされるライブラリはループネスト解析の対象から外した。加えて、解析は main 関 数が実行される時点から開始し main 関数が終了した時点で停止することとした。また、プ ログラム全体の LCCT+M は非常に大きくなるため、実行頻度が高い Hot 領域を興味対象 として結果の解析に用いた。本報告では Hot ノードを決める閾値として子孫を含む累計の 実行命令数が全命令実行数に占める割合を用いる。閾値の値はノード自身が実行した命令数 が8番目に大きいノードの子孫を含む累計命令実行の割合を用いた。また、Hot 領域をグ ラフとして可視化するためのツールとして graphviz を用いた。

## 4.2 評価結果

図 6 および図 7 に IS と CG について gcc4.1.2 に '-O -g -gdwarf-2' オプションを用いて 生成したバイナリコードを利用してプロファイルを行った際の LCCT+M の Hot 領域を示 す。ここで、丸いノードはループを示し、四角のノードは関数を表す。実線のエッジはコン トロールフローを表し、点線のエッジはノード間のデータ依存を示す。各ノード内には自身 のノードで実行された命令の全実行命令に占める割合およびカッコ内にそのノードと子孫の

#### 情報処理学会研究報告

IPSJ SIG Technical Report



図 6 IS の Hot LCCT+M (gcc -O, Thr=1.66%).

総計の実行命令の割合が示されている。また、各ループノードの内部には、ループを識別するためのループ ID と、バイナリコードの位置に対応するデバッグ情報から得られたソースコード上の位置 (*filename:line*) がそれぞれ示されている。

図6に示されるようにISの実行においては7つのホットループ(loop 4, 6, 8, 10, 13, 14, 16)が検出された。それらのうち4つ(loop 6, 8, 10, 13)はループ反復間にメモリ依存があることが検出された。先行研究<sup>5)</sup>では自分自身のノードと依存がある場合にもデータ依存エッジを追加しないとしていたため自身のノード内のデータ依存を検出することができなかったが、本実装においてはループ毎にトリップカウントや出現カウントを保持することによりループ反復間の依存のような自身のノードに依存がある場合を検出できたことが確認できる。実際のソースコードと比較し確認したところ、これらのループはポインタによるメモリの間接アクセスがあり、反復間の依存があり得る。従って、検出した結果とソースコード上の記述について矛盾はなかった。自身に依存のない3つのループ(loop 4, 14, 16)は反復間にメモリ依存がないためループレベル並列性を持つ可能性がある。そこで、ソースコードを確認したところこれらのループは ループ並列性をもつ DOALL な'for' で記述されていることが分かった。

図 7 に CG の LCCT+M を示す。CG の実行においては 13 個のホットループが検出さ れ、3 つのループネスト構造 (loop 11, 12, 13, 14, 15), (loop 25, 26, 27), (loop 32, 33) が (loop 4, 6, 8, 10, 13, 14, 16) があることが分かる。特にループ 32, 33 はそれぞれに自身へ の依存がなくアウターループであるループ 32 からインナーの 33 への依存も見られなかっ た。すなわち、アウターループにおいてループ並列性が利用できる可能性があるということ





**図** 7 CG 𝔅 LCCT+M (gcc -O, Thr=0.63%).

が分かる。これらを実際のソースコードと比較し確認したところ矛盾なく一致することが分 かった。

4.2.1 ループ並列性を抽出するために

実験結果より、本手法はループ反復間にメモリを介するデータ依存が存在する場合には検 出できることを確認した。本節ではこれらの結果を用いてどのようにループレベル並列性の 有無を識別できるかということを論じる。

本システムはループ反復間のメモリ依存に着目してループ並列性の有無を実行時にプロ ファイリングする機構であるが、コンパイラによる静的な並列化と異なり以下の点を留意す る必要がある。第一に、コンパイラにおけるデータ依存解析は全ての入力データや動的な コントロールフローに依存しない並列コードを生成することを目的とした出力が行われる が、本システムによる実行時のプロファイリングで得られる情報は実行を行った入力データ に限ったデータ依存を出力することである。従って、実行時の解析では他のデータを入力と して用いた場合や動的にコントロールフローが変化した場合において同様のデータ依存の 情報が得られる保証がない。

### 情報処理学会研究報告

IPSJ SIG Technical Report



 $\boxtimes 8$  IS  $\mathcal{O}$  Hot LCCT+M (gcc -O0, Thr=1.42%).

第二に、本システムの現在の実装においてはメモリを介するデータ依存に限定してデータ 依存を検出しているが、実行コード中にはレジスタを介したデータ依存も存在することであ る。本研究にて想定している実際の並列化には、ソースコードを修正し並列化を行う、ある いは、バイナリコードをライタイムに書き換える等によりランタイムに並列化を行うという 2 つの方法がある。ソースコードを修正し再コンパイルする場合においては引き続きコンパ イラがレジスタを介する依存を隠ぺい可能であるが、ランタイムの並列化においてはレジス タ依存の取り扱いや他のデータを入力したときの扱いを検討する必要がある。

具体的な例を示すために、objdump コマンドを用いてバイナリコードをダンプし、いく つかのホットループについてのレジスタ依存を確認した。その結果、図7の2重ループ32, 33 はリダクション処理を行うが、そのインナーループ33 は総和を求めるためにレジスタを 介した反復間の依存がある。従って、DOALL のようなループ並列性があるわけではないと いえる。なお、同様のリダクション処理はループ27 でも見られる。

レジスタを介する依存のもう一つの例として、図7のループ25がある。ループ25はルー プ26,27を内部に持つ3重ループのアウターループである。ループ25は自身に反復間の 依存があると検出されたが、ソースコードにおいては DOALL な並列化が可能なループで あった。これは、ループの反復数をカウントするためのループ変数がレジスタからスピルア ウトしてしまったためにメモリに格納され、メモリを介した依存と判定されてしまったこと に由来する。従って、元々のソースコードではループレベル並列性を持つと考えられても、 実際に実行されるバイナリコード上で並列化可能であるかはコンパイラがどのようなコー ドを出力しているかに依存する。

図 8 に'-O0 -g -gdwarf-2' オプションを用いて生成した IS のバイナリコードを実行した 際の LCCT+M の Hot 領域を示す。各ループの ID はランタイムに動的につけられるため

図 6 でのループ ID と異なる。結果より、出現したすべてのループノードの反復間に依存が あることが分かる。これは gcc は-O0 レベルではいかなる最適化も行わないため、おおよそ すべてのデータはレジスタではなくメモリに格納されることに由来する。

4.3 HPC コードのチューニングへの応用に関して

ループ構造およびその反復間に存在する並列性は年々大規模・複雑化するアプリケーショ ンにおいて適確にプログラムを分割し効率的に並列処理するための重要な手掛かりである。 一般的に HPC のコードチューニングはソースコードにアクセスすることにより行われるた め、ソースコードを熟読することにより依存関係を理解することは可能である。しかしな がら、他人が書いた大規模なソースコードを細部まで読むことは非常に労力がかかるため、 プログラム実行の概略を簡易的な方法で理解したいという要求もある。このような要求に対 しては、本実行時プロファイリングを用いてループ並列性を妨げる依存関係を検出すること によりプログラム実行の概略を提示することでチューニングの戦略を立てやすくなることが 期待される。

実行時のプロファイリングによるデータ依存検出は、その出力が実行するために用いた入 力に依存するという性質がある。この入力データセンシティブな特性を利用することによ り、コンパイラが行っている静的なコード解析では得られないレベルの最適化を行うことが できる可能性を秘めている。例えば、入力データセンシティブなコードについて入力データ の傾向を分析することにより、それぞれの傾向に合うチューニングを行うためのヒントが提 供できると期待される。

また、このようなランタイムのチューニングのためのヒントは自動チューニングの概念に 直結する。例えば、自動チューニングの施行ランのフェーズとしてループ並列性のプロファ イリングを行うことにより、より優れたアルゴリズムやシナリオを選択するために有用とな る情報を提供できる可能性がある。

本プロファイリング機構はプログラマの操作を介さずにループ並列性を妨げる依存関係を 検出するが、完全にループ並列性が存在するとは断定できない。従って、ランタイムのルー プ並列化を行う際にはループ並列性がないという予想が外れた際にも正しい結果を得るため に Rauchwerger らが提案しているような投機的ループ並列実行<sup>10)</sup>を検討する必要もある。

なお、HPC コードは MPI により並列化される場合も多いが、本プロファイリング機構 は各プロセスに対してデータ依存解析を行うことにより対応可能である<sup>4)</sup>。

# 5. 結 論

本稿ではループ並列性を阻害するメモリを介するデータ依存関係を実行時にプロファイリ ングする機構を提案した。本機構はコンパイル済みの実行バイナリコードを入力としてラン タイムにループ反復間のデータ依存関係を監視する。本機構をバイナリトランスレータを用 いて実装し、評価を行った。その結果、プロファイルにより得られたデータ依存関係は実際 のソースコードのものと矛盾なく一致することが分かった。しかしながら、コンパイラによ る静的な並列化の際のデータ依存解析と違い、入力データ依存性があること、レジスタを介 するデータ依存も存在することを留意する必要があることを示した。また、本機構を HPC のコードチューニングに用いる場合のユースケースとその際の課題を整理した。

# 謝 辞

本研究は科研費 21700056 の助成を受けたものである。

# 参考文献

- 1) Arun Kejariwal, etal. On the exploitation of loop-level parallelism in embedded applications. *ACM Trans. Embed. Comput. Syst.*, Vol.8, , February 2009.
- J.R. Larus. Loop-level parallelism in numeric and symbolic programs. *IEEE Trans. Parallel Distrib. Syst.*, Vol.4, pp. 812–826, July 1993.
- (2) 佐藤幸紀. ループ構造に着目したマルチグレイン・マルチレイヤ並列処理システムの 提案. 情報処理学会研究会報告 2008-ARC-172, pp. 25-28, 2008.
- 4) 佐藤幸紀, 井口寧, 中村維男. 動的バイナリトランスレーションによるループネスト検出 とプログラムチューニング支援への応用. 情報処理学会研究会報告 Vol.2010-ARC-192 Vol.2010-HPC-128 No.10, pp. 1–7, 2010. 第18回ハイパフォーマンスコンピューティ ングとアーキテクチャの評価に関する北海道ワークショップ(HOKKE-18).
- 5) 佐藤幸紀, 井口寧, 中村維男. Loop-call context tree を用いたランタイムデータフロー 解析. 情報処理学会研究会報告 Vol.2011-ARC-196 No.13, pp. 1–6, July 2011. 2011 年 並列/分散/協調処理に関する『鹿児島』サマー・ワークショップ (SWoPP 鹿児島 2011).
- 6) Yukinori Sato, Yasushi Inoguchi, and Tadao Nakamura. On-the-fly detection of precise loop nests across procedures on a dynamic binary translation system. In *Proceedings of the 8th ACM International Conference on Computing Frontiers*, May 2011.
- Paul Havlak. Nesting of reducible and irreducible loops. ACM Trans. Program. Lang. Syst., Vol.19, No.4, pp. 557–567, 1997.

- 8) Glenn Ammons, Thomas Ball, and JamesR. Larus. Exploiting hardware performance counters with flow and context sensitive profiling. In *Proceedings of the ACM SIGPLAN 1997 conference on Programming language design and implementation*, pp. 85–96, 1997.
- 9) Chi-Keung Luk, etal. Pin: building customized program analysis tools with dynamic instrumentation. In Proceedings of the 2005 ACM SIGPLAN conference on Programming language design and implementation, pp. 190–200, 2005.
- 10) Lawrence Rauchwerger and DavidA. Padua. The LRPD Test: Speculative runtime parallelization of loops with privatization and reduction parallelization. *IEEE Trans. Parallel Distrib. Syst.*, Vol.10, pp. 160–180, Feb. 1999.