# CUDA プログラムにおけるメモリ参照効率を 解析するための実行履歴生成手法

神 田 裕  $\pm^{\dagger 1}$  奥 山 倫  $\mathbf{X}^{\dagger 1}$ 伊 野 文  $\mathbf{\tilde{e}}^{\dagger 1}$  萩 原 兼  $-^{\dagger 1}$ 

本稿では CUDA (Compute Unified Device Architecture) プログラムにおける メモリ参照効率を解析するための実行履歴生成手法を提案する.メモリ参照命令の前 後においてタイムスタンプを記録する単純な手法では,メモリ参照の完了前にタイム スタンプを記録してしまい,正確な実行履歴は得られない.そこで,提案手法はメモ リ参照時間を正確に計測するために,メモリ参照を終えたのちにタイムスタンプを記 録する.提案手法は対象とするメモリ領域に応じて2種類の方式を使い分ける.実験 では提案手法および単純手法を用いて実アプリケーションにおけるメモリ参照時間を 計測した.結果,提案手法は使用者に解析すべき箇所を正しく提示できた.

# An Instrumentation Method for Analyzing Efficiency of Memory Access in CUDA Programs

HIROTO KANDA,<sup>†1</sup> TOMOHIRO OKUYAMA,<sup>†1</sup> FUMIHIKO INO<sup>†1</sup> and KENICHI HAGIHARA<sup>†1</sup>

This paper presents a log generation method for analyzing the efficiency of memory access in compute unified device architecture (CUDA) programs. A simple method that obtains time stamps before and after memory access fails to generate accurate logs for CUDA programs, because time stamps are recorded before the completion of memory access. The proposed method obtains time stamps after completing memory access to precisely measure memory access time. Our method uses two schemes according to the memory region to be analyzed. In experiments, we measured the memory access time of an application with the proposed method and the simple method. As a result, the proposed method gives users the correct point that should be analyzed for performance improvement.

## 1. はじめに

GPU(Graphics Processing Unit)<sup>1)</sup> はグラフィクス処理用の並列プロセッサであり, CPU を上回る演算性能を持つ.近年, GPU向け開発環境 CUDA (Compute Unified Device Architecture)<sup>2)</sup>を用い,汎用計算を高速化する試みが盛んである.CUDA は SIMT (Single Instruction Multiple Thread)と呼ばれるアーキテクチャを持ち,数千個ものスレッドを 順次切り替えながら,カーネルと呼ばれる関数を並列処理する.

並列プログラムの性能を解析するための手段として,実行履歴に基づく手法がある.ここ で実行履歴とは,プログラム実行時に記録したタイムスタンプを時系列に並べたものであ る.実行履歴はプログラム実行時の挙動を提示でき,開発者を支援できる.例えば,スレッ ドにおける進捗のばらつきを示す,あるいは処理時間の内訳を示すことにより性能ボトル ネックを特定できる.

CUDA プログラム向けの性能解析ツールとして, Compute Visual Profiler<sup>3)</sup> がある.こ のツールでは GPU が実行した命令数や参照したデータ量などの統計情報を取得できる.し かし,実行履歴を取得する機能は提供していないため,カーネルにおける処理時間の内訳な どは得られない.一般に CUDA は多数のスレッドを用いて,大量のデータを並列処理する ため,メモリ参照が性能ボトルネックとなりやすい.したがって,実行履歴を用いてメモリ 参照に要した時間を計測することは,性能ボトルネックを特定しメモリ参照効率を解析する ために有用である.

単純な計測手法として,メモリ参照の前後でタイムスタンプを記録し,それらの差分をメ モリ参照時間とする手法がある.しかし,CUDA はメモリ参照命令の完了を待たずにデー タ依存のない演算命令を実行する.タイムスタンプの記録は計測対象の処理にデータ依存を 持たないため,参照時間を正しく計測できない.

そこで本稿では、CUDA プログラムのメモリ参照効率を解析することを目的として、メ モリ参照時間を正確に計測できる実行履歴生成手法を提案する.提案手法は、メモリ参照命 令を完了させたのちにタイムスタンプを記録する.完了を保証する手法は計測対象とするメ モリ領域に応じて2種類ある.GPUから読み書きできるメモリ領域に対してはCUDAが 提供するメモリフェンス命令を用いる.一方、読み込みのみ可能なメモリ領域に対しては、 メモリ参照命令とデータ依存のあるダミー命令を意図的に挿入する.また、メモリ参照時間

<sup>†1</sup> 大阪大学大学院情報科学研究科コンピュータサイエンス専攻

Department of Computer Science, Graduate School of Information Science and Technology, Osaka University

を正確に計測するために,参照遅延の小さいオンチップメモリにタイムスタンプを一時的に 記録しておき,プログラムの最後に遅延の大きいオフチップメモリに書き出す.

以降では,2章で関連研究について述べ,3章で CUDA の概要について説明する.次に, 4章で単純な計測手法について説明し,メモリ参照時間を計測する際の問題点を示す.5章 で提案手法について述べる.6章で提案手法を評価し,メモリ参照効率の解析例を示す.最 後に7章で本稿をまとめる.

# 2. 関連研究

Farooqui ら<sup>4)</sup> は CUDA プログラムの中間言語である PTX コード<sup>5)</sup> に対して計測用の 処理を挿入することによりタイムスタンプなどの情報を取得し, CUDA プログラムを解析 する手法を提案している.得られた情報を基に,GPU内のプロセッサ間における負荷分散 や,プログラムにおいて頻繁に実行される処理などについて解析している.しかし,メモリ 参照時間の計測やメモリ参照効率の解析を想定した手法ではない.

Malony ら<sup>6)</sup> は TAU (Tuning and Analysis Utilities)<sup>7)</sup> など並列計算環境向けのツール を用いて CPU および GPU をもつ異種な環境における性能を計測するための手法を提案し ている. CPU のスレッドに関する情報と複数の GPU における性能情報を組み合わせて提 示する機能などを提供しているが, Compute Visual Profiler と同様に GPU における実行 履歴を生成する機能は提供していない.

3. CUDA (Compute Unified Device Architecture)

GPU は内部に SM (Streaming Multiprocessor)と呼ばれるプロセッサを複数搭載して いる.カーネルを実行するスレッドは TB (Thread Brock)と呼ばれるグループに分割さ れており,各スレッドは TB ごとに資源が許す限り SM に割り当てられる.

SM は割り当てられた TB 内のスレッドを, ワープと呼ばれる 32 スレッドごとのグルー プに分ける.各ワープは1つの共通した命令を同一のタイミングで実行する.実行するワー プは即時に切り替えられ, SM 内のワープスケジューラが命令を実行する準備ができている スレッドを持つワープを選択し,命令を実行する.したがって,あるワープにおけるメモリ 参照遅延を,ワープの切り替えにより別の演算命令を実行することで隠蔽できる.

3.1 CUDA のメモリ階層

GPU のメモリ階層は共有メモリおよびデバイスメモリに分類できる.共有メモリは各 SM 内にあるオンチップメモリであり,同一 SM 内で実行するスレッドからのみ参照可能であ

る.共有メモリは小容量だが,レジスタと同程度の遅延で参照できる.また,共有メモリは 同一 SM 内で実行される TB が共有する資源であり,TB ごとの共有メモリの使用量が大き いほど同時に実行可能なスレッドの数は減少する.

一方,デバイスメモリはオフチップメモリであり,GPU上で実行するすべてのスレッド が参照できる.デバイスメモリは CPU から参照可能である.デバイスメモリは大容量で ある一方,参照時の遅延は 400~600 クロック程度と低速である.デバイスメモリはキャッ シュ機構を備えており,それにより参照遅延を短縮できる.共有メモリをキャッシュの代わ りとして使用することにより,グローバルメモリへの参照回数を削減することが重要とな る.デバイスメモリはさらにグローバルメモリ、テクスチャメモリおよびコンスタントメモ リと呼ばれる領域に分類できる.グローバルメモリはすべてのスレッドから読み書きが可能 な領域である.その他のメモリ領域は読み込み専用の領域であり,CPU からのみ書き込み 可能である.

3.2 実行履歴の生成に用いる CUDA の関数

本研究では実行履歴を生成するために, CUDA が提供するメモリフェンス関数およびク ロック取得関数を使用する.

メモリフェンス関数は,実行したスレッドをそれ以前に実行したメモリ参照命令の結果が他のスレッドから利用可能となるまで待機させる.メモリフェンス関数には\_\_threadfence() 関数や\_\_threadfence\_block() 関数など複数の種類があり,それぞれメモリ参照の結果が利用可能であることを判定する対象となるスレッドの範囲が異なる.前者は GPU 上のすべてのスレッド,後者は同一 TB 内のすべてのスレッドを対象とする.

クロック取得関数である clock() 関数は,実行することにより GPU のクロックごとに インクリメントされるカウンタの値を返す.同一ワープ内のスレッドは同一のタイミングで 命令を実行することから,clock() 関数で取得できる値も同一である.

4. タイムスタンプを用いて処理時間を計測する手法

本章ではタイムスタンプを用いて,ある処理 P の処理時間 t<sub>p</sub>,すなわち P が開始してから終了するまでに要する時間を計測する手法について述べる.また,その手法を用いてメモリ参照の所要時間を計測するときの問題点を示す.

単純な手法として,処理 Pの前後にタイムスタンプ記録処理を挿入する手法がある.図1 に単純手法を用いた計測のコード例を示す.N行のプログラム  $\{S_1, S_2, \dots, S_N\}$ を考える. ここで  $S_i$  は第 i 行目の文を意味する.プログラム内の処理 P が第 i 行目から始まる M 行

#### 情報処理学会研究報告 IPSJ SIG Technical Report

Vol.2012-HPC-133 No.3 2012/3/26

| 1: <i>i</i> := スレッド番号;                               |              |
|------------------------------------------------------|--------------|
| 2: t <sub>1</sub> := clock(); // 処理前のタイムスタンプ詞        | <b>己録</b> R1 |
| 3: d = D[i]; // 計測対象の処理 P                            |              |
| 4: t <sub>2</sub> :=clock(); // 処理後のタイムスタンプ記         | l録 $R_2$     |
| 5: <i>O</i> [ <i>i</i> ] := <i>d</i> + 1; // 計算結果の出力 |              |
| 6: $t_p[i] := T_2 - T_1$ ; // 処理時間                   |              |

図<br />
1 単純な計測手法のコード例

の文からなるとすれば,  $P = \{S_i, S_{i+1}, \dots, S_{i+M-1}\}$ と表せる.このとき Pの実行開始前 および終了後の時刻を得ることを目的に,  $S_{i-1}$  および  $S_i$ の間,  $S_{i+M-1}$  および  $S_{i+M}$ の 間にそれぞれクロック取得命令を挿入する.挿入後のプログラムを実行することで Pの前 後におけるタイムスタンプを記録する. $S_{i-1}$  および  $S_i$ の間で実行するタイムスタンプ記 録処理を  $R_1$ ,  $S_{i+M-1}$  および  $S_{i+M}$ の間に実行するタイムスタンプ記録処理を  $R_2$ とする. そして,  $R_1$  および  $R_2$  で記録したタイムスタンプの値をそれぞれ  $t_1$  および  $t_2$ とするとき, 単純手法を用いて計測した処理時間  $t_{p'} = t_2 - t_1$ となる.

ただし,  $t_p'$ は  $t_p$ の近似である.  $t_1$  および  $t_2$ を Pの開始および終了と同一のタイミング では記録できないためである. Pの本来の開始時間および終了時間をそれぞれ  $t_{start}$  およ び  $t_{end}$ とすれば,以下の条件が成立する. このとき,処理時間を正確に計測できていると いう.図 2(a) に正確な計測ができる場合の  $t_p \geq t_p'$ との時間的な関係を示す.

 $t_1 < t_{start} < t_{end} < t_2$ 

逆に,条件(1)が成立していない場合, *P*が計測区間に含まれないため,その処理時間を 正しく計測しているといえない.

CUDA プログラムにおいて P がメモリ参照処理である場合,単純な方法では正確な処理時間を計測できない.メモリ参照命令の実行後,その命令とデータ依存のない命令はメモリ参照の完了を待たずに実行される.タイムスタンプ記録は対象プログラムの処理に対してデータ依存のない処理である.したがって, $R_2$  はメモリ参照の完了前に実行されてしまうため,以下の式が成立する.図 2(b) に正確な計測ができない場合の  $t_p \ge t_p'$  との時間的な関係を示す.

 $t_1 < t_{start} < t_2 < t_{end} \tag{2}$ 

以上のことから,単純な手法ではメモリ参照が完了するまでの時間を正確に計測できない.



図 2 本来の処理時間 tp と単純手法により計測した処理時間 tp' との関係

### 5. 提案手法

提案手法について述べる.まず,メモリ参照時間の正確な計測手法について述べる.その 後タイムスタンプの記録方法について説明し,最後に CUDA プログラムにおいて実行履歴 を生成するまでの全体の流れを示す.

5.1 メモリ参照時間の計測手法

メモリ参照の完了後にタイムスタンプを記録し,メモリ参照時間を正確に計測するための 手法について述べる.以下では,メモリ参照処理 *P<sub>A</sub>*の処理時間を計測することを目的とす る.本手法は,計測する対象となるメモリ領域の種類により2種類の方式を使い分ける.グ ローバルメモリなど GPU 上のスレッドから読み書きが可能なメモリ領域に対してはメモリ フェンス命令による方式を用いる.一方,テクスチャメモリなど GPU 上のスレッドからは 読み込みのみ可能なメモリ領域に対してはデータ依存を生じさせる方式を用いる.以下でそ れぞれの方式について説明する.

メモリフェンスによる方式は、CUDAが提供するメモリフェンス命令を用いてメモリ参照時間を計測する.図3に本手法の適用例を示す. $P_A$ の実行後に,まず\_\_threadfence\_block() 関数を実行し、その後にタイムスタンプの記録処理 $R_2$ を実行する.これにより $R_2$ を実行 する時点で $P_A$ が完了していることが保証されるため、 $P_A$ の処理時間を計測できる.なお、 メモリフェンスとして\_\_threadfence\_block() 関数を用いる理由は、TB内のスレッドから処理の結果が参照可能となった時点でメモリ参照は完了しているためである.また、待機 する時間も他のメモリフェンス関数よりも短い.

次に,データ依存を生じさせる処理を挿入する方式について述べる.本方式は,タイムス タンプの記録処理とメモリ参照の結果にデータ依存がないために,正確な参照時間を計測で きない,という点に着目する. *P*<sub>A</sub> の実行後に,まず *P*<sub>A</sub> とデータ依存のある処理 *P*<sub>D</sub> を実

(1)

情報処理学会研究報告 IPSJ SIG Technical Report

Vol.2012-HPC-133 No.3 2012/3/26

| 1: i := スレッド番号;                                              |
|--------------------------------------------------------------|
| 2: t <sub>1</sub> :=clock(); // 処理前のタイムスタンプ記録 R <sub>1</sub> |
| $3:\; d=D[i];\; // $ 計測対象のメモリ参照処理 $P_A$                      |
| 4:threadfence_block(); // メモリフェンス関数                          |
| 5: t <sub>2</sub> :=clock(); // 処理後のタイムスタンプ記録 R <sub>2</sub> |
| 6: <i>O</i> [ <i>i</i> ] := <i>d</i> + 1; // 計算結果の出力         |

図 3 メモリフェンス命令による方式のコード例

行する.このとき  $P_D$  を実行する時点で  $P_A$  は完了していなければならない.その後,  $R_2$  を実行することにより  $R_2$  を実行するタイミングは  $P_A$  が完了した後であることが保証される.以下に  $P_D$  が満たすべき条件を示す.

条件  $C_1$   $P_A$  の処理結果を使用する処理であること

 $P_A$  および  $P_D$  の間にデータ依存を生じさせるためにこの条件が必要である.

条件 *C*<sub>2</sub> 対象プログラムにおける出力結果と依存がある処理であること.出力結果とはグ ローバルメモリに書き込む値のことであり,タイムスタンプそのものも含む.

*P*<sub>D</sub> は本来の対象プログラムが出力結果を得る過程において不要な処理である.そのよう な処理は,コンパイラが最適化時に削除する可能性が高い.コンパイラによる *P*<sub>D</sub> の削除を 防ぐために,この条件が必要である.

条件 C<sub>3</sub> 挿入済プログラムの出力結果が元のプログラムの出力結果と同一であること

条件 C<sub>2</sub> を満たす処理をプログラムに挿入した場合,挿入の前後でプログラムの出力結果 が異なる可能性がある.出力結果が異なる場合,プログラムが正しく動作していることを判 断できないことから,実行履歴から得られる実行状況が元の実行状況に対して正確であるこ とも保証できない.したがって,この条件を満たすべきである.

本方式では,条件  $C_1 \sim C_3$  を満たし,かつ  $P_D$  の処理時間  $t_d$  をできる限り短くすること を目指す.この方式により得られるメモリ参照時間は, $t_d$  を含む.したがって, $t_d$  の長い  $P_D$  の挿入により正確なメモリ参照時間が得られなくなる.さらに,そのような  $P_D$  の挿入 により,対象プログラムの挙動が変化し,性能を正しく解析できない可能性がある.

以上のことを踏まえて,  $P_A$  の結果を使用するダミー処理を  $P_d$  として挿入することを提案する.図4にダミー処理を挿入する方式の例を示す.4,5行目がダミー処理にあたり,ここで変数 dummy はカーネルの引数として与えられ,呼び出し時に0が代入されているものとする.このダミー処理は条件  $C_1$  および  $C_2$  を満たす処理が,ある条件下でのみ実行されるよう,条件分岐を用いて記述したものである.この条件分岐に与える条件式は実行時でな

| 1: i := スレッド番号;                                              |
|--------------------------------------------------------------|
| 2: t <sub>1</sub> :=clock(); // 処理前のタイムスタンプ記録 R <sub>1</sub> |
| $3: \ d = D[i]; \ // \ 計測対象のメモリ参照処理 \ P_A$                   |
| 4: if dummy < 0 then // ダミー処理                                |
| 5: d := d + 1; // ダミー処理                                      |
| 6: t2 :=clock(); // 処理後のタイムスタンプ記録 R2                         |
| 7: <i>O</i> [ <i>i</i> ] := <i>d</i> + 1; // 計算結果の出力         |

図 4 ダミー処理を使用する方式のコード例

いと評価できず,かつ評価結果は常に偽となるものとする.図4の例においては,dummyはコンパイル時にその値を判断できず,かつ実行時には必ず0であるため評価結果は偽となる.結果として,挿入した処理は条件判定および分岐命令のみ実行される.この処理は条件 $C_1$ および $C_2$ を満たしており,かつプログラムの出力結果は維持できることから条件 $C_3$ を満たす.また条件分岐の本体である処理の内容に関わらず,条件判定および分岐命令のみが実行されるため, $t_d$ の発生を抑制できる.以上より, $P_D$ としてふさわしいと言える. 5.2 タイムスタンプの記録手法

CUDA カーネル内部でタイムスタンプを記録する方法について述べる.まず,タイムス タンプとして記録する値は CUDA が提供する clock() 関数を実行して得られる値とする.

実行履歴は GPU プログラムの実行終了後に CPU 側でファイルとして出力することから, タイムスタンプはグローバルメモリに記録する必要がある.しかし,グローバルメモリは参 照時の遅延が大きいことから,タイムスタンプを記録するたびにグローバルメモリを参照す る場合,記録のオーバヘッドが大きくなる.

そこで、参照遅延の小さい共有メモリを一時的に使用してタイムスタンプを保持すること によりオーバヘッドを削減する.ただし、共有メモリの使用量が増加したことを原因とし て、同時に実行可能なスレッド数が減少することは避けたい.同時に実行可能なスレッド数 が異なれば実行状況も異なり、性能も変化してしまうためである.共有メモリの使用量を削 減することを目的として、同一ワープ内のスレッドによる同一箇所におけるタイムスタンプ の記録は、同一のアドレスに書き込むこととする.このとき、ワープ内のいずれか1スレッ ドが書き込んだ内容が記録され、それ以外のデータは残らない.しかし、先に述べたとおり 同一ワープ内のスレッドが書き込むデータはすべて同一であり、ワープごとのタイムスタン プを記録するという目的は達成できる.

この手法を使用する場合でも,記録するタイムスタンプの数とともに共有メモリの使用量

が多くなれば,同時に実行可能なスレッド数が減少しうる.その場合は同時に実行可能なスレッド数を維持することを優先し,共有メモリを使用せずにグローバルメモリに記録する.

5.3 実行履歴生成までの流れ

カーネルを実行する前に,タイムスタンプを記録するための領域をグローバルメモリ上に 確保する.確保する領域は TB の個数,TB 内のスレッド数,および記録するタイムスタン プ数により決定する.カーネル実行時には,5.2節で述べた手法によりグローバルメモリに タイムスタンプを記録する.カーネルの実行終了後,タイムスタンプをグローバルメモリか ら CPU のメインメモリに転送し,それを基にして CPU 側で実行履歴を生成する.

実行履歴は CSV (Comma Separated Values)形式と CLOG 形式<sup>8)</sup>の2種類を生成する. CSV 形式は汎用性が高く,表計算ソフトなどで内容を確認できるが,単純な数字の羅列であるため可読性は低い.一方,CLOG 形式は MPE 向けの可視化ツールである Jumpshotを用いてガントチャート形式で表示できる.

#### 6. 評価実験

本章では提案手法を用いて計測したメモリ参照時間が対象アプリケーションの特性を正し く示せることを評価する.また,得られた履歴を用いて,実アプリケーションのメモリ参照 効率を解析した結果を述べる.

6.1 実験内容

実験に用いるアプリケーションは CUDA SDK<sup>9)</sup>の VR (Volume Rendering)である. VR はメモリ参照が性能ボトルネックである.提案手法の有効性を検証するために,提案手法 および単純手法を用いて計測したメモリ参照時間を比較する.サイズが 1024 × 1024 × 1024 ボクセルのボリュームを対象とした.VR におけるテクスチャメモリ参照を計測対象とし, 各ワープの参照1回あたりの平均所要時間を算出する.さらに計算など,メモリ参照以外の 処理時間も同様に正規化し,メモリ参照とそれ以外の処理のいずれが性能ボトルネックであ るかを確認する.

また, VR は実行時のパラメータに依存して異なる性能が得られる.そのパラメータとは 視点位置および TB の形状である.ここで性能を決定する主な要因はテクスチャメモリの キャッシュヒット率であることが知られている.テクスチャメモリのキャッシュヒット率を 以下では TC ヒット率と呼ぶ.メモリ参照時間を正確に計測できていれば, VR の性能およ び TC ヒット率とメモリ参照時間には相関があるはずである.そこで,相関の有無を確認す るために,同一視点において複数の TB 形状で実行し,履歴を生成した.VR の性能を示す



図 5 提案手法と単純手法の比較

指標としてはフレームレート (FR: Frame Rate)を用いる.視点位置は,ボリュームを x軸方向に  $\alpha$  度, y 軸方向に  $\beta$  度, z 軸方向に  $\gamma$  度回転させたとき,  $(\alpha, \beta, \gamma)$  と表す.また, TB 形状については, TB の x 方向のスレッド数を a, y 方向のスレッド数を b とするとき,  $a \times b$  と表す.TB あたりのスレッド数は 128 に固定する.

実験環境は CPU が Intel Xeon E5440 (2.83GHz), GPU が NVIDIA GeForce GTX 480, CUDA バージョン 4.0 を用いた.

6.2 性能ボトルネックの特定

図 5 に単純手法および提案手法を用いてメモリ参照とその他の処理時間を計測した結果 を示す.視点(0,0,0), TB 形状1×128 および128×1 において実験した.この視点におい ては TB 形状1×128 が VR の性能が低い条件であり,128×1 が性能の高い条件である.

単純手法を用いた場合,メモリ参照時間が全体の処理時間に占める割合は TBの形状 128×1 においては約13%,1×128 においては約20%である.このデータからは VRの性能ボトル ネックはメモリ参照以外の処理であり,TB形状の変更による性能の変化はそれらの処理が 原因であると認識できる.結果として,使用者は解析すべき箇所の判断を誤ることとなる. IPSJ SIG Technical Report

一方,提案手法を用いた場合,メモリ参照時間が全体の処理時間に占める割合は TB の形 状が 1×128 のとき約 50%,1×128 のとき約 80%である.この結果からは VR の性能ボト ルネックがメモリ参照であると認識できる.

以上のことから提案手法を使用することにより,使用者がプログラム中の解析すべき箇所 を正しく示せることを確認できた.

6.3 メモリ参照時間と性能およびキャッシュヒット率の相関

単純手法および提案手法のそれぞれを用いて,視点(0,0,0)における各 TB 形状でのメモ リ参照時間と TC ヒット率および FR との相関を調べた.ここではメモリ参照時間の逆数 をとったメモリ参照頻度という尺度を考える.メモリ参照頻度が高いほどメモリ参照効率は 高いと言え, TC ヒット率および FR とは正の相関が見られるはずである.

図 6 に単純手法および提案手法で計測したメモリ参照頻度と TC ヒット率を比較した結 果を示す.図 6(b)より単純手法を用いて計測した場合, x 方向の長さが 8 以上である TB の形状において TC ヒット率とメモリ参照頻度の傾向が一致していない. TC ヒット率がよ り高い形状においてメモリ参照頻度が低く, TC ヒット率がより低い場合にメモリ参照頻度 が高いという負の相関が見られる.

一方,図6(a)より提案手法を用いた場合は,すべてのTB形状においてTCヒット率とメモリ参照頻度が増減する傾向が概ね一致しており,両者に強い正の相関があるとわかる.

次に図7 に単純手法および提案手法で計測したメモリ参照頻度とFR を比較した結果を 示す.これらの結果からもTC ヒット率と比較した場合と同様の傾向が見られる.すなわ ち単純手法を用いた場合,TBのx方向の長さが8以上であるときにメモリ参照頻度とFR に負の相関がある.一方,提案手法を用いた場合,TBの形状に関わらずTC ヒット率とメ モリ参照頻度の間に強い正の相関がある.

以上のことから,提案手法を用いた計測の方がより対象アプリケーションの特徴を正しく とらえることができているといえる.

ただし, TC ヒット率については必ずしもメモリ参照頻度との相関があるといえない場合 もある.視点(0,0,0)と同様の実験を視点(90,0,90)においても実施した.その結果を図8 および図9に示す.

まず図 8(b) より単純手法を適用した場合の TC ヒット率とメモリ参照頻度を比較する. TB の形状を *x* 方向が長くなるよう変更していくことを考えた場合,8×16 および 16×8 の 場合に TC ヒット率と比較してメモリ参照頻度の値が大きく減少しており,メモリ参照頻度 の高さと TC ヒット率の高さが必ずしも対応しているとは言えない.また図 9(b) より FR Vol.2012-HPC-133 No.3 2012/3/26









とメモリ参照頻度を比較した場合,まず TB の形状を 2×64 から 4×32 に変更した場合に, FR が減少する一方メモリ参照頻度は増加するという逆の関係が生じている.また,8×16 から 16×8 に変更した場合に,FR の減少幅と比較してメモリ参照頻度の減少幅が大きく, 両者の傾向が一致しているとは言いにくい.

図 8(a) より提案手法を適用した場合,TBの形状が  $4\times32$ の場合に, $2\times64$ と比較して メモリ参照頻度は減少する一方TC ヒット率は増加するという傾向の違いが見られる.ま た  $4\times32$ から  $8\times16$ , $16\times8$ へと変化させる場合には,いずれも減少しているものの, $4\times32$ におけるずれは解消されておらず,全体として見るとTC ヒット率とメモリ参照頻度は必ず しも相関があるとは言えない.一方,図 9(a)より, $128\times1$ から $2\times64$ への変化において

#### 情報処理学会研究報告 IPSJ SIG Technical Report

(a) 提案手法



図 8 視点 (90,0,90) におけるメモリ参照時間と TC ヒット率との関係

5E-3



傾向の違いは見られるもののメモリ参照頻度とFR には概ね相関があると言える.

以上のことから, TC ヒット率については提案手法を適用した場合でもメモリ参照頻度と 相関がないケースがあることがわかる.

6.4 メモリ参照時間の分布と性能の関係についての解析

6.3 節で述べた,視点(90,0,90)においてメモリ参照時間とTCヒット率の間で一部相関がない原因を特定するため,実行履歴を用いてVRのメモリ参照効率に関する解析をする.
 今回は2×64および8×16に着目する.図8(a)より,これらの形状を比較した場合,TCヒット率は同等である一方,2×64においてメモリ参照がより高速であることがわかる.
 また,TCヒット率が同等でメモリ参照時間に差が出る原因は,キャッシュヒットが発生





図 10 視点 (90,0,90) における各ワープの平均メモリ参照時間

するタイミングのばらつきが異なるためではないか,という推測に基づいて解析をすることとした.そこでまず実行全体において,2つの TB 形状におけるメモリ参照時間の分布傾向に差があるかを調べた.

図10に,視点(90,0,90),TB形状2×64 および8×16 で実行したとき,各ワープにおい て実行されたメモリ参照時間の平均値を示す.ワープの実行順序はワープ番号に概ね対応し ており,メモリ参照時間の短いワープ,すなわちキャッシュヒットが多く発生しているワー プの分布が確認できると考えたためである.なお,単一のSMにおける計測結果のみを示し ている.また,棒グラフが表示されていないワープは,メモリ参照をしていないことを示す. まずワープ番号順に見たときに,いずれのTB形状においてもメモリを参照しているワー プが分布している領域の両端においてメモリ参照時間が短くなる傾向にあることがわかる. これは,ボリュームの境界においてメモリ参照時間が短くなる傾向にあることがわかる. これは,ボリュームの境界においてメモリ参照時間が短くなる傾向にあることがわかる. それは,ボリュームの境界においてメモリ参照時間が短である.その両端においては,いずれ のTB形状においてもメモリ参照時間は約1000クロック程度でほぼ同等である.しかし, その他の範囲では2×64の方が8×16と比較して全体的にメモリ参照時間が短い.さらに, 8×16の方が各ワープにおけるメモリ参照時間の分散が大きい傾向にある.メモリ参照時間 の長いワープと短いワープで参照時間の差が大きく,かつそれらがばらばらに分布してい る.一方,2×64では,メモリ参照時間がとる値の幅が小さく,またワープ番号が近いワー プではメモリ参照時間も近い傾向が見られる.

以上のことから,TC ヒット率が同一でもメモリ参照効率の低い条件下では,各ワープの メモリ参照時間の分散が大きくなっていることがわかる.ただし,そのような傾向が見られ



図 11 視点 (90,0,90) の単一ワープにおけるメモリ参照時間の推移

る原因は特定できていない.

次に,より詳細なレベルでの時系列に沿ったメモリ参照時間の分布を知るために,ある単 ーのワープに着目してメモリ参照時間の推移を調べた.着目するワープとしては,メモリ参 照回数が多く,かつ平均のメモリ参照時間が長いものを選択した.メモリ参照時間のサンプ ル数が多く,かつメモリ参照効率が悪いと思われるワープの傾向を知るためである.

図 11(a) および図 11(b) に TB 形状 2×64 および 8×16 の単一ワープにおけるメモリ参 照時間の推移を示す. 横軸が何回目のメモリ参照であるかを示し, 縦軸がそのときのメモリ 参照時間を示している. これらを比較すると, 単一ワープのレベルにおいても 8×16 の方が メモリ参照時間の分散が大きい様子が確認できる.

7. まとめと今後の課題

本研究では CUDA プログラムにおけるメモリ参照効率を解析することを目的に,メモリ 参照時間を正確に計測できる実行履歴の生成手法を提案した.提案手法はメモリ参照を完 了させたのちに,タイムスタンプを記録する.メモリ参照の完了を保証する手法としては, 計測対象とするメモリ領域に応じてメモリフェンス命令を挿入する方式と,メモリ参照との 間にデータ依存のあるダミー命令を挿入する方式を使い分ける.

評価実験として,メモリ参照が性能ボトルネックであるボリュームレンダリング(VR) を対象に実行履歴を生成し,メモリ参照時間を計測した.提案手法および単純手法で計測し たメモリ参照時間を比較した結果,単純手法ではメモリ参照以外の処理が性能ボトルネック であると使用者に誤って判断させていたが,提案手法によりメモリ参照が性能ボトルネック であると正しく判断できた.また,VRのフレームレートとメモリ参照時間との間に強い相関があることを確認でき,単純手法を用いた計測よりもアプリケーションの特性を正しく捉えられることを確認できた.

今後の課題は,実行履歴に基づいてメモリ参照効率の低い点を検出する手法を考案することである.また,実行履歴を使用者が理解しやすく提示するための手法を提案することも必要である.

謝辞 本研究は,科学技術振興機構の戦略的創造研究推進事業 CREST における研究領 域「ポストペタスケール高性能計算に資するシステムソフトウェア技術の創出」によるもの である.

#### 参考文献

- 1) Owens, J.D., Houston, M., Luebke, D., Green, S., Stone, J.E. and Phillips, J.C.: GPU Computing, *Proceedings of the IEEE*, Vol.96, No.5, pp.879–899 (2008).
- 2) NVIDIA Corporation: CUDA Programming Guide Version 4.0 (2011).
- 3) NVIDIA Corporation: Compute Visual Profiler User Guide (2011).
- 4) Farooqui, N., Kerr, A., Diamos, G., Yalamanchili, S. and Schwan, K.: A framework for dynamically instrumenting GPU compute applications within GPU Ocelot, *Proc. 4th Workshop on General Purpose Processing on Graphics Processing Units* (GPGPU) (2011).
- 5) NVIDIA Corporation: PTX: Parallel Thread Execution ISA Version 2.1 (2010).
- 6) Malony, A.D., Biersdorff, S., Shende, S., Jagode, H., Tomov, S., Juckeland, G., Dietrich, R., Poole, D. and Lamb, C.: Parallel Performance Measurement of Heterogeneous Parallel Systems with GPUs, *Int'l Conf, Parallel Processing (ICPP 2011)* (2011).
- Shende, S.S. and Malony, A.D.: The TAU Parallel Performance System, Int. J. High Performance Computing Applications, Vol.20, No.2, pp.287–311 (2006).
- 8) Zaki, O., Lusk, E., Gropp, W. and Swider, D.: Toward Scalable Performance Visualization with Jumpshot, Int. J. High Performance Computing Applications, Vol.13, No.2, pp.277–288 (online),

available from (http://www-unix.mcs.anl.gov/perfvis/software/viewers/) (1999). 9) NVIDIA Corporation: GPU Computing SDK (2012).

8