福本尚人<sup>†1</sup> 井上弘士<sup>†2</sup> 村上和彰<sup>†2</sup>

本稿では、プログラムの特徴に応じてメモリ性能を改善するマルチコア・プロセッ サ向けオンチップメモリ貸与法を提案し、評価を行った.マルチコア・プロセッサの性 能向上阻害要因として、メモリウォール問題の顕著化がある.これに対して、一部の プロセッサコアを「演算用」だけでなく「メモリ性能向上用」に活用することで、性 能向上ならびに消費エネルギー削減を目指す.メモリ性能向上用のコアは、自身が持 つオンチップメモリを演算用のコアへ貸与し、プログラム実行を行わない.プログラ ムの特徴に応じてメモリ性能向上用のコア数を変更することで、演算性能とメモリ性 能の間の適切なバランスをとる.これにより、主記憶アクセス回数の削減による高性 能化、ならびに、一部コアの動作停止による低消費エネルギー化を同時に狙う.提案 手法をサポートするコンパイル手法を開発し、実機を用いた定量的な評価を行った結 果、最大で 46%の実行時間の削減と 32%の消費エネルギーの削減を達成した.

## Performance Balancing: Software-based On-chip Memory Management for Multicore Processors

NAOTO FUKUMOTO,<sup>†1</sup> KOJI INOUE<sup>†2</sup> and KAZUAKI MURAKAMI<sup>†2</sup>

This paper proposes the concept of performance balancing, and reports its performance and energy impact on a multicore processor. Integrating multiple processor cores into a single chip, can achieve higher peak performance by means of exploiting thread level parallelism. However, the off-chip memory bandwidth which does not scale with the number of cores tends to limit the potential of multicore processors. To solve this issue, the technique proposed in this paper attempts to make a good balance between computation and memorization. Unlike conventional parallel executions, this approach exploits some cores to improve the memory performance. These cores devote the on-chip memory hardware resources to the remaining cores executing the parallelized threads. In our evaluation, our approach can achieve 46% of reducing execution time and 32% of reducing energy compared to conventional executions.

## 1. はじめに

複数のプロセッサコア(以下,コアと略す)を1チップに搭載したマルチコア・プロセッ サが主流となっている.複数のシンプルなコアで並列処理を行うことで,高性能化と低消 費エネルギー化を両立させることができる.微細化技術の進歩とともに,チップに搭載さ れるコア数は増加する傾向にある.たとえば,2006年にソニー/東芝/IBM から発売された Cell/B.E.<sup>3)</sup>では9個,2009年にSunが発表した Rainbow fallsでは16個のコアが搭載さ れている.しかしながら,必ずしも,コア数に見合う性能がつねに得られるわけではない. プロセッサーメモリ間の性能差の拡大(いわゆる,メモリウォール問題)が深刻化するため である.低速な主記憶アクセスは,プロセッサ性能を悪化させる.また,I/O ピンボトル ネックにより,コアあたりのオフチップメモリバンド幅が低下する.したがって,プロセッ サ性能を高めるには,コア数の増加による演算性能の向上だけでなく,メモリ性能の改善も きわめて重要となる.

そこで本稿では,演算性能とメモリ性能のバランシング(調整)を可能にするマルチコア 向けオンチップメモリ貸与法を提案し,それを実現するコンパイル手法を示す<sup>\*1</sup>.従来のマ ルチコア実行では,スレッドレベル並列性を最大限活用するために,チップ上のすべてのコ アで並列プログラムを実行する.これに対し,提案方式では,一部のコアをメモリ性能向 上用に活用する.具体的には,当該コアでのプログラム実行を強制的に禁止し,当該コア が持つオンチップメモリ資源をプログラム実行用のコアに貸し出す.プログラムの特徴に応 じてメモリ性能向上用コアの数を変更することで,演算性能とメモリ性能のバランスをと る.これにより,主記憶アクセス回数削減による高性能化,ならびに,一部のコアの動作停 止による低消費エネルギー化を実現できる.実機を用いた定量的な評価を行った結果,最大 46%の実行時間の削減と32%の消費エネルギーの削減を達成した.

本稿の構成は以下のとおりである.まず,2章で関連研究の紹介を行う.次に,3章で提 案方式の概要を述べ,4章で提案方式をサポートするソースコード生成法を説明する.そ の後,5章で実機を用いた定量的な評価を行う.そして,6章では本稿が前提とするメモリ

†2 九州大学大学院システム情報科学研究院情報知能工学部門
 Department of Advanced Information Technology, Kyushu University
 \*1 本研究の概要は文献 6) でテレスレス こわに対し、本語では、ヘルパコマ教決定に用いる#

<sup>†1</sup> 九州大学大学院システム情報科学府情報知能工学専攻

Department of Advanced Information Technology, Kyushu University

<sup>\*1</sup> 本研究の概要は文献 6) で示している.これに対し,本稿では,ヘルパコア数決定に用いる性能モデルの改善,オ ンチップメモリ間データ通信の高速化,ならびに,消費エネルギーの評価を行った.

アーキテクチャとは異なる場合を想定し,提案方式の適用可能性を議論する.最後に,7章 でまとめる.

2. 関連研究

マルチコア・プロセッサにおいて,未使用コア(またはアイドル状態のコア)を用いてメ モリ性能を改善する方式が提案されている.代表的な例としては,未使用コアでプリフェッ チ用ヘルパスレッドを実行することでメモリアクセス・レイテンシを隠蔽する方式<sup>7),14)</sup>や, ソフトウェアキャッシュを実装しオンチップキャッシュのヒット率を向上させる方式<sup>16)</sup>など があげられる.未使用コアは,コア数より少ない数の逐次プログラムを実行する場合や,並 列プログラムの逐次部分を実行する場合にのみ存在する.そのため,これらの状況において は有効である反面,並列プログラムを実行する際には適用することはできない.

複数コアでの並列処理において,実行コア数の増加により性能が悪化する場合がある.この現象に着目して,あえて実行コア数を減らすことで高性能化を狙う手法が提案されている<sup>4),12)</sup>.この手法では,プログラム実行時にハードウェアカウンタから得られた情報をもとに最適な実行コア数を予測する.これらの手法では,演算性能を低下させることでメモリ性能との差を埋める.

我々の提案するマルチコア向けオンチップメモリ貸与法では,未使用コアを使用するので はなく,従来の並列プログラムを実行するコアをメモリ性能向上用のコアに置き換える.そ のため,未使用コアが存在しない並列実行部においても適用可能である.また,メモリ性能 と演算性能の差を埋めるために,コアを停止させるだけでなくメモリ性能改善用に活用す る.これにより,実行コア数を減らす手法より高い性能を達成できる.5.3 節において,単 純な実行コア数削減方式との比較を行っており,提案方式の有効性を確認している.

3. マルチコア向けオンチップメモリ貸与法

3.1 対象プロセッサ

マルチコア・プロセッサのオンチップメモリ構成法としては,ハードウェア制御に基づく キャッシュメモリの搭載や,ソフトウェア制御に基づくスクラッチパッドメモリ(以降,SPM と略す)の活用があげられる.特に後者に関しては,メモリ性能の予測容易性や,単純な回 路構造にともなう高速動作と低消費電力といった利点があり,多くの組み込みシステムや高 性能アプリケーションにおいて活用されている.代表的なプロセッサとしては,Cell/B.E. がある.以降,本章では,SPMを搭載したマルチコア・プロセッサに着目し,オンチップ



メモリ貸与法を説明する.なお,キャッシュメモリを有するより一般的なマルチコア・アー キテクチャへの提案方式の適用に関しては,6章で議論を行う.

前提とするマルチコア・プロセッサでは,各コアはSPMを搭載しており,それぞれはオン チップネットワークにより接続される.格納するデータの入替えはDMA (Direct Memory Access)転送によって行われる.コアでの命令実行とDMA 転送は同時に行うことができ,ア ドレス指定により,SPM—主記憶間ならびにSPM—SPM 間のDMA 転送が可能である. 3.2 基本アイディア

従来のマルチコア・プロセッサにおける並列処理ではチップに搭載されている全コアで並 列プログラムを実行する.しかしながら,これにより,必ずしも高性能を達成できるわけで はない.メモリ性能がボトルネックとなる場合,実行コア数に見合った性能向上が得られな い.このような場合,いくつかのコアをメモリ性能向上用に活用することで,より高い性能 を実現できる可能性が高い.

そこで,マルチコア向けオンチップメモリ貸与法では,図1のように,各コアを以下の ように使い分ける.

- メインコア:並列プログラムを実行するコア.従来のマルチコア実行では,すべてのコ アがメインコアとして動作する.
- ヘルパコア:メモリ性能改善を目的として自身のオンチップメモリを他のメインコアに 貸与する.並列プログラムの実行は行わない.貸与したオンチップメモリ(以降,貸与 メモリと呼ぶ)は,メインコアのオンチップメモリとして利用される.

メモリ貸与法の適用により,メインコアが利用できるオンチップメモリ容量が増加し,オ ンチップメモリのヒット率が向上する.さらに,メインコア数の減少により,共有資源にお



けるアクセス競合の発生率が減る.これらの効果で,ヘルパコアを増加させることにより, メモリ性能が向上する.しかしながら,その反面,ヘルパコアは並列プログラムを実行し ないため,演算性能が低下してしまう.ヘルパコア追加によるメモリ性能向上が,メインコ ア減少による演算性能低下を上回ることができれば,性能向上が達成できる.したがって, 適切なコア配分を選択することが重要となる.メモリ貸与法では,演算性能とメモリ性能の バランスを考慮し,最も高い性能を発揮するコア配分を求める.

3.3 プログラム実行の流れ

メモリ貸与法を適用後のプログラム実行は図2のようになる.

- (1) メインコアとヘルパコアを起動する.
- (2) ヘルパコアは主記憶から自身の SPM にデータを読み込む.
- (3) メインコアはヘルパコアの貸与メモリに格納されたデータに関するアドレス情報を取得する.
- (4) ヘルパコアのデータ読み込み完了後,メインコアは貸与メモリを活用しながらプログラム実行を行う.
- (5) メインコアのプログラム実行終了後に、ヘルパコアは貸与メモリのデータを主記憶へ
   書き戻す。

(4)においてメインコアが DMA 転送を行うとき,参照データが貸与メモリ内に存在す るか否か判定する.各メインコアは,貸与メモリに格納されているデータのアドレス(以 降,タグと呼ぶ)を保持している.このタグを参照することで,DMA 転送対象データの格 納されたメモリを特定する.もし,貸与メモリに参照データが格納されている場合は,ヘル パコアから直接当該データを得るためにアドレス変換を行い DMA 転送を発行する.



- 4. メモリ貸与法向けソースコード生成
- 4.1 コンパイルフロー

メモリ貸与法向けコンパイラでは,図3で示すように,並列プログラムコードならびに ハードウェア情報を入力として,メモリ貸与法適用後のメインコア用コードならびにヘルパ コア用コードを出力する.これを実現するために,以下の手順でソースコードを生成する.

- (1) プロファイル情報取得:コード生成に必要な情報を事前実行により取得する.
- (2) 貸与メモリのデータ割当ての決定:取得したプロファイル情報などをもとに割当て
   データを決定する.
- (3) コア配分決定:メインコアとヘルパコアの適切な配分を決定する.現実時間内に事前 実行が終わる場合,メインコアとヘルパコアのすべての組合せの実行時間をもとに決 定する.そうでない状況では,メインコア数1での事前実行で得た情報をもとに性能 を予測することで配分を決定する.
- (4) コード生成:メモリ貸与法を適用したメインコアのコードとヘルパコアのコードを 生成する.入力である並列プログラムコードに対して,メインコア用コードではプロ グラム実行に使用するコア数(メインコア数)の変更,アドレス変換に使用するタグ の挿入が行われる.ヘルパコア用コードは,貸与メモリ読み込みと書き出しが記述さ れる.
- 4.2 プロファイル情報の取得

本節では,4.3節,4.4節で使用するプロファイル情報の取得方法について説明する.メ

© 2011 Information Processing Society of Japan

インコア数1で事前実行することでプロファイル情報を得る.必要なプロファイル情報と取 得のためのコード修正箇所は以下のとおりである.

- DMA 転送対象アドレスとその回数: DMA 転送のトレースを取得する. DMA 転送関数に出力用関数を挿入する.
- DMA 転送によるストール時間: DMA 転送の完了を待つ関数の前後に時間取得用関数 を挿入することで取得する.
- 実行時間:時間観測用の関数を自動で挿入することで取得する.
- 並列処理に要する時間:並列実行部の前後に時間観測用の関数を挿入することで取得する.並列実行部の前後にはプログラマが目印をおくこととする.

4.3 貸与メモリの割当てデータの決定法

メモリ貸与法では,メインコアは貸与メモリを自身のオンチップメモリとして活用する. 貸与メモリがメインコアの要求するデータを保有している場合,メインコアは高速なオン チップメモリ間転送によりデータを取得できる.そのため,貸与メモリに有用なデータを読 み込むことは非常に重要である.

コンパイル時に自動で SPM のデータ割当てを決定する手法として, Static allocation <sup>1),11)</sup> がある.Static allocation は,プログラム実行中に SPM にロードしたデータを入れ替えな いという前提でデータ割当てを決定する.そこで,本方式では Static allocation を採用す る.ただし,文献 1)とは異なり,一定のデータ単位(以降,データブロックと呼ぶ)で割 当てを決定する.これは,3.3節で説明したアドレス変換処理の簡略化のためである.

割当てデータは以下の手順で決定される.まず,事前実行で得られた DMA 転送のトレー スをもとに,データブロック単位で DMA 転送回数を集計する.次に貸与メモリのアクセ ス回数最大を目的関数として,ナップサック問題を解くことで,割当てデータを決定する.

4.4 コア配分決定法

メモリ貸与法で性能向上を達成するには,適切なヘルパコア数でプログラム実行すること が重要である.本稿のコア配分決定法では,メインコアとヘルパコアのすべての組合せで事 前実行することで配分を決定する方法と,メインコア数1での事前実行で得られた情報を もとに配分を決定する方法がある.それぞれ,事前実行に要する時間と最適なコア配分の予 測精度において一長一短がある.前者は事前実行を複数回行い,実行時間を計測することで 適切な配分を求める単純な方式であるため,詳細な説明を省略する.以降,後者の方式につ いて説明を行う.なお,本節では,入力データによって実行の振舞いが大きく変化しない場 合を前提として,コア配分の予測を行う. コア配分決定に使用する性能モデルの導出を行う. あるメインコアの実行時間 T(m,n)は,演算実行に要する実行時間  $T_{exe}(m,n)$ , DMA 転送に要する時間  $T_{mem}(m,n)$ , 演算と DMA 転送の同時実行時間  $T_{over}(m,n)$  を用いて,

 $T(m,n) = T_{exe}(m,n) + T_{mem}(m,n) - T_{over}(m,n)$  (1) と表すことができる.m,nはそれぞれヘルパコア数とメインコア数である.

 $T_{exe}(m,n)$ は, DMA 転送先アドレス変換に要する時間  $T_{addrtrans}$  とメインコア数 1 に おけるプログラム中の逐次実行部の実行時間が全体の実行時間に占める割合 F を用いて,

$$T_{exe}(m,n) = T_{exe}(0,1) \times \left(\frac{F}{n} + 1 - F\right) + T_{addrtrans}(m,n)$$
<sup>(2)</sup>

のように表す.アドレス変換処理では,貸与メモリに格納されているデータのアドレスを検索し,DMA転送対象データが貸与メモリに存在する場合のみDMA転送先アドレスを変換する.よって,アドレス変換時間は,DMA転送先アドレスによって変化する.アドレス変換時間はアドレス変換回数と1回あたりの変換時間の積となるため,Taddrtransは,以下のように表すことができる.

$$T_{addrtrans} = \sum_{i=0}^{2l} (AC_i \times AT_i) \tag{3}$$

lは,各コアが持つタグ数(割当て領域数), AC<sub>i</sub>はアドレス区間iに対する DMA 転送回数を示す.ここでアドレス区間iは,貸与メモリ領域によって区切られるi番目の区間を指す.たとえば,貸与メモリ領域が1つの場合,貸与メモリ領域よりアドレスの小さい区間をアドレス区間0,貸与メモリ領域をアドレス区間1,それ以外の区間をアドレス区間2と呼ぶ.AT<sub>i</sub>はアドレス区間iがDMA 転送転送先である場合の1回あたりのアドレス変換時間を表す.

 $T_{mem}(m,n)$ は、メインコアあたりの DMA 転送回数 AC,貸与メモリアクセスに要する時間  $AT_{SPM2}$ ,主記憶アクセスに要する時間  $AT_{main}$ ,貸与メモリのヒット率  $HR_{SPM2}$ ,共有資源における DMA 転送競合の解決に要する時間  $T_{cont}$ を用いて、以下のように表すことができる.

$$T_{mem}(m,n) = AC(n) \times (HR_{SPM2}(m) \times AT_{SPM2} + (1 - HR_{SPM2}(m)) \times AT_{main} + T_{cont}(m,n)))$$

$$(4)$$

上記の項のうちメインコア数およびヘルパコア数によって変化する項は, $T_{cont}(m,n)$ , AC(n), $HR_{SPM2}(m)$ である.まず, $T_{cont}$ のモデル化を行う.DMA 転送時のアクセス競

70 演算/メモリ性能バランスを考慮したマルチコア向けオンチップメモリ貸与法



合解決に要する時間は,各コアの DMA 転送の発行頻度によって決まる.そこで,アクセス競合時間は,各コアの DMA 転送がプログラム実行中に均等に発行されるとして,コア 1 つあたりの DMA 転送実行頻度とメインコア数でアクセス競合時間を近似する.

アクセス競合時間は,DMA 転送の実行頻度とメインコア数を入力として,データベース を参照することで求める.データベースの作成方法の概要を図4に示す.一定頻度でDMA 転送を行うデータベース作成用プログラムを用意する.これはDMA 転送の実行頻度と実 行コア数を自由に変更できる.STEP1では,コア数やDMA 転送の実行頻度を変更し,実 行時間,DMA 転送回数を求める.次にSTEP2において,STEP1で得た値をもとにアク セス競合時間のデータベースを作成する.各アクセス競合時間の値は,STEP1で作成した データベースの同一行において,(求めたいコア数の実行時間/DMA 回数の値 – 1 コアでの 実行時間/DMA 回数の値)で求める.なお,測定した結果,貸与メモリとのデータ通信はア クセス競合へ影響を与えなかったため,メインコアの主記憶に対するDMA 転送回数をも とにデータベースを作成する.アクセス競合時間は,メインコア数,ならびに,(総主記憶 アクセス回数/メインコア数1の実行時間)を用いてデータベースを参照することで求める. 次に AC(n)と HR<sub>SPM2</sub>について考える.AC(n)は並列化部分と逐次部分を考慮して以 下のように求める.

 $AC(n) = AC(1) \times \left(\frac{F}{n} + 1 - F\right)$ (5)

一方, *HR<sub>SPM2</sub>(m)*は,貸与メモリのデータ割当ては実行前に決まっているため, DMA 転送のトレースと比較することで求めることができる.

最後に, *T*over についてモデル化を行う.演算と DMA 転送の同時実行時間は, DMA 転送と演算を行うタイミング,ならびに,演算時間とデータ転送時間の比で決まる.前者は,

実行するコードが同一であるため,コア配分によって大きく変化しない.後者は,各々のメインコアが処理する演算回数と DMA 転送回数の比はコア配分によらないため,コア配分による変化量は小さい.そこで,DMA 転送時間に占める同時実行時間の割合は,コアの配分によらないとすると,以下のように *T*over を表すことができる.

$$T_{over}(m,n) = T_{mem}(m,n) \times \frac{T_{over}(0,1)}{T_{mem}(0,1)}$$
(6)

ただし,  $T_{over}(m,n)$  は  $T_{exe}(m,n)$  より大きくならない.

メインコア数 1 における事前実行により得たプロファイル情報をもとに,上記のモデル 式を用いて T(m,n)を求める.その後,最も T(m,n)の小さいm,nの組合せを算出する. 式中の F, AC(1),  $HR_{SPM2}(m)$ ,  $AC_i$  は事前実行により抽出したプロファイル情報をも とに算出する.Fは,並列実行部の実行時間とプログラム全体の実行時間との比により求 める.AC(1)はトレースより導出する. $T_{exe}(0,1)$ は,T(0,1)と DMA 転送によるストー ル時間の差分により求める. $T_{over}(0,1)$ は, $T_{mem}(0,1)$ と DMA 転送によるストール時間 の差し引きにより算出する.ここで, $T_{mem}(0,1)$ は式(1)より求める. $AT_{main}$ , $AT_{SPM2}$ ,  $AT_i$ ,ならびにアクセス競合時間データベースは,事前に値を実測しておく.

## 5.評価

#### 5.1 評価環境

提案手法の評価には,株式会社東芝の Cell Reference Set (CRS)を用いた.CRS は Cell/B.E. とそのチップセット, I/O インタフェースを実装したハードウェア・プラット フォームである.Cell/B.E. は図5のように演算に特化した8個のコア(SPE)と1個の 汎用コア(PPE)で構成される.各 SPE は 256 KBのLS と呼ばれる SPM と演算を行う SPU で構成される.本評価で使用した CRS で動作する SPE は7個であり,これらをメイ ンコアまたはヘルパコアとして使用する.4.4節で示した性能モデルに使用する $AT_i$ ,アク セス競合データベースの値, $AT_{SPM2}$ , $AT_{main}$ は,Cell/B.E. において実測した値を用いる.代表して,図5には転送サイズ 128 B での DMA 転送時間に要するクロックサイクル 数を記載している.

貸与メモリへ格納するデータは, 主記憶-SPM 間の DMA 転送時間と SPM-SPM 間の DMA 転送時間を比較した結果, Cell/B.E. ではどの DMA 転送サイズにおいても,書き込み対象データを貸与メモリに格納するより,読み込み対象データを格納した方が,アクセス時間の削減量が大きいことが分かった.そこで,主記憶からの読み込み回数が最小となるよ



Fig. 5 Cell/B.E. model and parameters.

うヘルパコアのデータ割当てを決定する.貸与メモリのデータブロックのサイズは,アドレス変換時間とメモリ性能改善効果のバランスを考え,SPM容量とした.実行時間は各SPEの実行時間のうち最も長いものを選択する.

評価には,以下の4つの並列プログラムを用いた.

- *HIMENO*<sup>13)</sup>:公開されているソースコードに対し並列化を行うとともにダブルバッファリングを適用した。
- *LU*:並列ベンチマークプログラム集の SPLASH-2<sup>15)</sup>よりソースコードを入手し,これにダブルバッファリングを新たに適用した.
- FFT: IBM Cell SDK 3.1 のサンプルコードからソースコードを取得し, コア数を2
   のべき乗以外で実行できるように修正した.すでに Cell/B.E. 向けにカスタマイズされているため,新たなチューニングは行っていない.
- Matrix\_mul: IBM Cell SDK 3.1 のサンプルコードからソースコードを取得した.すでに Cell/B.E. 向けにカスタマイズされているため,新たなチューニングは行っていない.

評価に使用したプログラムの入力とメモリ使用量を表1に示す.使用メモリ量は各プログ ラムにおける主要な配列の容量から算出した.4.4節で述べたように本方式では,入力デー タによって実行の振舞いが大きく変化しない場合での利用を前提としている.そこで,評価 においては,事前実行に評価時と同一の入力を用いる.

Cell/B.E. における提案手法の効果を議論するため,以下のような評価モデルを定義する.

• BASE:従来の単純並列実行モデル.すべてのコアを利用して並列プログラムを実行

## 表 1 ベンチマーク・プログラムの入力とメモリ使用量

Table 1 Input of benchmark programs.

| プログラム名     | 入力名  | 入力サイズ                     | 使用メモリ量               |
|------------|------|---------------------------|----------------------|
| HIMENO     | SS   | $33 \times 33 \times 65$  | $3,\!871\mathrm{KB}$ |
|            | S    | $65 \times 65 \times 129$ | $29,806\mathrm{KB}$  |
| LU         | 256  | $256 \times 256$          | 512 KB               |
|            | 512  | $512 \times 512$          | $2,048\mathrm{KB}$   |
|            | 1024 | $1024 \times 1024$        | $8,192\mathrm{KB}$   |
| FFT        |      | 8,388,608 point           | $262,144\mathrm{KB}$ |
| Matrix_mul |      | $512 \times 512$          | $3,072\mathrm{KB}$   |



Fig. 6 Hit rate of on-chip memory.

する(つまり,メインコア数7,ヘルパコア数0としてプログラムを実行).

- PB-PREDICT:性能予測に基づくコア分配を前提としてメモリ貸与法を適用するモデル.4.4節で提案した方式に基づきメイン/ヘルパコア配分を決定する.ヘルパコアのSPMのデータ割当ては4.3節で提案した方式を用いる.
- PB-MEASURE:全探索に基づくコア分配を前提としてメモリ貸与法を適用するモデル.すべてのメインコア数とヘルパコア数の組合せについて事前実行を行うことで最適な配分を求める.貸与メモリのデータ割当て方法は PB-PREDICT と同一である.
- THROTTLE: 2章で紹介したプログラムの特徴に応じて実行コア数を適切に選択するモデル.最も高い性能を達成できるコア数は既知であり,さらに,実行コア数決定によるオーバヘッドが発生しないという理想的な状況を想定する.

5.2 主記憶アクセス削減効果

図6に各ベンチマークプログラムにおけるメモリ貸与法の適用による主記憶アクセスの削

減率を示す.バーの上にある数字はヘルパコア数を表す(1と記述されている場合は,残り の6コアがメインコアとなる).PB-MEASUREでは,HIMENO(SS),LU,Matrix\_mul において,約10~60%の主記憶アクセス回数を削減できている.LUにおいて,入力サイ ズが小さいほうがヘルパコアあたりの主記憶アクセスの削減率が高い.これは,入力サイ ズが小さいとプログラム中で参照するデータ容量が小さくなり,貸与メモリへ効率良くデー タを割り当てることができたためである.これらのプログラムではヘルパコア追加により 主記憶アクセスが効果的に削減できている.FFTではヘルパコア数は1であるが,主記憶 アクセスの削減効果は非常に低い.その他のプログラムでは,主記憶アクセス削減効果が ない.これは,従来の全コア実行が最も性能が高いためである.この場合ヘルパコアは必 要ない.一方,PB-PREDICTでは,ほぼすべてのプログラムにおいてPB-MEASURED と同等の主記憶削減を実現できている.ただし,HIMENO(SS),Matrix\_mulにおいて主 記憶アクセスの削減効果がPB-MEASUREと異なる.これは従来の全コア実行が最も性能 が高いと予測したためである.

5.3 性 能

図7 に実機において実測した実行時間とその内訳を示す.縦軸は BASE により正規化した実行時間である.横軸はベンチマーク・プログラム名と入力を示す.バーの上に記した数字はヘルパコア数を示す.

PB-MEASURE による実行時間の削減効果について議論する.メモリ貸与法を適用する ことで,LU,HIMENO(SS),Matrix\_mulで11~47%の実行時間削減を達成している.こ れは主記憶アクセス削減によるDMA 転送ストール時間削減効果が,メインコア減少によ る演算時間の増加とアドレス変換によるオーバヘッドを上回ったためである.これらのプロ グラムでは,ヘルパコア追加による主記憶アクセス削減率が高いためメモリ性能の改善効果 が大きい.特にLUでは,オフチップバスでのアクセス競合によるメモリ性能低下が大き いため,メモリ性能改善効果が高い.さらに,実行コア数増加による性能向上効果が低い ため,メインコア数減少による性能低下が小さい.このような特性を持つプログラムでは, メモリ貸与法による性能改善が期待できる.その他のプログラムでは,従来実行方式である BASE と同じ性能である.これは従来の全コア実行が最も性能が高いメインコアとヘルパ コアの配分であるためである.これらのプログラムでは,使用メモリ容量が貸与メモリと比 較して非常に大きいため,メモリ性能改善効果が低い.このようなプログラムにおいてもコ アの配分を適切に決定することで,性能低下は発生しない.

次に, PB-PREDICT による実行時間の削減効果について議論する. PB-PREDICT では,



4.4 節で構築した性能モデルを用いて、メインコア数とヘルパコア数を決定する.メモリ貸与 法を適用することで,ほぼすべてのプログラムにおいて *PB-MEASURE* と同等の性能向上 効果が得られている.ただし,*HIMENO(SS)*と *Matrix\_mul*において,*PB-PREDICT* と *PB-MEASURE* の結果が異なる.正しく予測できていない理由は,*BASE*における DMA 転送によるストール時間を過小評価しているためである.アクセス競合の発生率は各コア の DMA 転送の発行頻度によって変わる.発行間隔は一定であるとしてモデル化している ため,発行頻度に偏りのあるプログラムでは過小評価することになる.しかしながら,これ らのプログラムにおいても適切なコア配分を予測することで,従来の全コア実行と同等の性 能が得られている.以上の結果より,性能予測手法により適切にコア配分が決定できている ことが分かる.

最後に、2章で紹介したコア数決定方式である THROTTLE について議論を行う.ここでは、最も性能の高いコア数を決定できるとして評価を行う.HIMENO(SS) において BASEと比較して、8%実行時間を削減した.その他のプログラムでは、実行時間の削減効果を得ることができていない.これに対して、PB-MEASUREでは、HIMENO(SS) において、THROTTLE より大きな実行時間の削減を達成している.また、THROTTLE で実行時間の削減効果が得られていない LU、Matrix\_mul においても、8~47%程度の実行時間削減を達成している.この結果より、本稿での実験環境では、メモリ貸与法は既存のコア数決定法より、高い性能向上を達成できることが分かった.

5.4 消費エネルギー

5.4.1 消費エネルギーモデル

評価に使用する消費エネルギーモデルを構築する.本評価では実行時間の大部分を占める SPE での並列実行に着目する.この場合,Cell/B.E.の消費エネルギー *E* は以下の式で近 似できる.

 $E = E_{SPU} + E_{LS} + E_{main} \tag{7}$ 

ここで,  $E_{SPU}$ ,  $E_{LS}$ ,  $E_{main}$  は SPU, LS, 主記憶の消費エネルギーを表す.  $E_{SPU}$  は, SPUの消費電力  $P_{SPU}$ , ストール時に消費する電力  $P_{stall}$ , メインコアのストール時以外の実 行時間  $T_{actmain}$ , ヘルパコアのストール時以外の実行時間  $T_{acthelper}$ , メインコア DMA 転 送によるストール時間  $T_{stallmain}$ , ヘルパコアの DMA 転送によるストール時間  $T_{stallhelper}$ を用いて,以下のように表す.

| $E_{SPU} = n \times E_{SPUmain} + m \times E_{SPUhelper}$ | (8 | ;) |  |
|-----------------------------------------------------------|----|----|--|
|-----------------------------------------------------------|----|----|--|

 $E_{SPUmain} = P_{SPU} \times T_{actmain} + P_{stall} \times T_{stallmain} \tag{9}$ 

 $E_{SPUhelper} = P_{SPU} \times T_{acthelepr} + P_{stall} \times T_{stallhelper}$ (10)

ここで, n はメインコア数, または, 従来実行時の実行コア数, m はヘルパコア数を表す.  $E_{LS}$  は, ロード/ストア回数  $AC_{16B}$ , ロード/ストア1回あたりの消費エネルギー  $E_{16B}$ DMA 転送または命令フェッチによる LS アクセス回数  $AC_{128B}$ , DMA 転送または命令フェッ チによる LS アクセスあたりの消費エネルギー  $E_{128B}$  を用いて以下のように近似する.

 $E_{LS} = AC_{16B} \times E_{16B} + AC_{128B} \times E_{128B} \tag{11}$ 

Cell/B.E. では命令フェッチおよび DMA 転送は 128 B 幅で行い, ロード/ストア命令は 16 B 幅で行う.それぞれのアクセス回数とアクセスあたりの消費エネルギーの積をとるこ とで LS の消費エネルギーを求める.

Emain は,主記憶アクセス回数とアクセスあたりの消費エネルギーの積で表される.

 $E_{main} = AC_{mainread} \times E_{mainread} + AC_{mainwrite} \times E_{mainwrite}$  (12) ここで,  $AC_{mainread}$ ,  $AC_{mainwrite}$ ,  $E_{mainread}$ ,  $E_{mainwrite}$  は, それぞれ主記憶からの 読み込み回数, 主記憶への書き込み回数, 主記憶読み込みに要する消費エネルギー, 主記憶 書き込みに要する消費エネルギーを示す.

このモデルを用いて,消費エネルギーを算出する.消費エネルギーモデルで使用する SPU の消費電力ならびにアクセスあたりの消費エネルギーを表2に示す.表2に記載されてい る以外の項は,プログラムごとに計測した値を用いる.*T<sub>mainactive</sub>* ならびに*T<sub>mainstall</sub>* は メインコア(または従来実行のコア)のうち最も実行時間が長いコアの値を用いる.また,

#### 表 2 SPU の消費電力, アクセスあたりの消費エネルギー

Table 2 SPU power and energy per access.

| パラメータ           | 電力/エネルギー    | 算出方法                                                                            |  |  |  |
|-----------------|-------------|---------------------------------------------------------------------------------|--|--|--|
|                 | SPU         |                                                                                 |  |  |  |
| $P_{SPU}$       | 3.334[W]    | $\mathrm{SPU}$ と $\mathrm{LS}$ の平均消費電力 $4\mathrm{W}^{5)}$ から, $\mathrm{LS}$ の平均 |  |  |  |
|                 |             | 消費電力を差し引いて求めた. $\mathrm{LS}$ 平均消費電力は, $\mathrm{CPI}=1$ ,                        |  |  |  |
|                 |             | 全命令の 35%がロード/ストア命令 , 5%が DMA 転送命令として                                            |  |  |  |
|                 |             | 算出した. $P_{stall}$ の値は, $P_{SPU}	imes lpha$ とおき,実験時に                             |  |  |  |
|                 |             | $lpha$ の値を $0 \sim 1$ に変更して評価する.                                                |  |  |  |
| LS              |             |                                                                                 |  |  |  |
| $E_{16B}$       | 0.3389 [nJ] | CACTI 6.5 <sup>10)</sup> を用いて、プロセステクノロジ 90 nm                                   |  |  |  |
| $E_{128B}$      | 1.1015 [nJ] | の Cell/B.E. における LS の構成を入力して求めた.                                                |  |  |  |
|                 |             |                                                                                 |  |  |  |
| $E_{mainwrite}$ | 17.97 [nJ]  | DMA 転送サイズが 64B であるとして文献 9) を参考に求めた.                                             |  |  |  |
|                 |             | 転送サイズが 64B より小さい場合においても 64B 転送と同じ                                               |  |  |  |
| $E_{mainread}$  | 12.83 [nJ]  | 消費エネルギーを消費する.64B より大きいサイズの DMA 転送の場合は,                                          |  |  |  |
|                 |             | (表記の消費エネルギー × 「転送サイズ/64 B ])を要する.                                               |  |  |  |

ヘルパコアでは,データ読み込み後は電源遮断により電力を消費しないとして,データ読み 込み完了までを実行時間とする. $P_{stall}$ は, $P_{SPU} \times \alpha$ とおき, $\alpha \in 0 \sim 1$ の範囲で変更し て評価する. $AC_{128B}$ と $AC_{16B}$ の算出に必要となる命令数ならびにロード/ストア回数は IBM が開発した Cell/B.E. シミュレータ<sup>2)</sup>を用いて求める. $AC_{mainread}$ , $AC_{mainwrite}$ ,  $AC_{128B}$ の算出に必要な DMA 転送回数に関する情報は,当該情報を取得できるように各プ ログラムを修正することで求める.

5.4.2 消費エネルギー評価

メモリ貸与法による消費エネルギー削減効果は以下の3つの要因によって変わる.

- ストール時間削減による SPU の消費エネルギーの削減: ヘルパコア追加によるストール時間の削減量が大きいほど,この削減効果は大きくなる.また,ストール時の消費エネルギーの割合 α が大きいほど,この削減効果は大きい.
- 主記憶アクセス削減による消費エネルギーの削減:主記憶アクセス削減効果が高いほど,削減効果は高い.
- メモリ貸与法適用によるアドレス変換処理やヘルパコア実行に要する消費エネルギー:
   ヘルパコア数が多く DMA 転送の実行頻度が高いほど,アドレス変換処理の消費エネルギーは増加する.ヘルパコア実行に要する消費エネルギーは,実行するプログラムによる変化量は小さい.



これら3つの効果の多寡により消費エネルギーの削減効果は決まる.

ストール時の消費エネルギーの割合  $\alpha$ を変更した場合の消費エネルギー削減率を図 8 に 示す.これは前節の消費エネルギーモデルを用いて計算している.縦軸は *PB-MEASURE* の消費エネルギーの削減率 ( $\frac{(BASE Energy) - (PB-MEASURE Energy)}{BASE Energy} \times 100$ )を表す.消費エネ ルギー削減率が負の場合,メモリ貸与法適用により消費エネルギーが増加していることを表 す.*HIMENO(S)*を除いたすべてのベンチマーク・プログラムにおいて, $\alpha$ が大きいほど, 消費エネルギーの削減率は増加する.DMA 転送によるストール時間の削減量の大きい*LU* では, $\alpha$ に対する消費エネルギーの削減率の変化が大きい. $\alpha$ の割合が大きいプロセッサに おいて,メモリ貸与法は効果的である.

プロセッサストール時に,理想的なクロックゲーティングができていると仮定した場合, 動的消費電力はクロックの消費電力で決まる.ここで,クロックで消費する電力の値は,文 献 8)のプロセッサ消費電力の40%を採用する. $\alpha = 0.4$ の場合の各評価モデルにおける消 費エネルギー(E)を図9に示す.縦軸はBASEにより正規化した消費エネルギーである. PB-PREDICTでは,LU(256),LU(512),LU(1024),ならびにFFTにおいて,13%から32%の消費エネルギーの削減を達成している.これは主に,SPUの消費エネルギーの削減による.ヘルパコアは稼働時間がメインコアと比較して非常に短いため,ヘルパコアの追加により,SPUの消費電力は削減される.さらに,メモリ貸与法適用により実行時間が削減されるため,SPUの消費エネルギーは減る.主記憶の消費エネルギーは減少する.この原因は,メインコアの主記憶アクセス回数が削減されるためである.特に主記憶アクセス削減効果の高いLU(256)では,主記憶の消費エネルギーが大きく削減されている.これらの



効果によりメモリ貸与法では効果的に消費エネルギーを削減することができる.

*PB-MEASURE* では, *PB-PREDICT* で消費エネルギー削減効果のあったプログラムに 加えて, *HIMENO(SS)*, *Matrix\_mul* において消費エネルギー削減を達成している.

6. キャッシュ搭載型マルチコアモデルに対する適用可能性

本稿では, SPM 搭載型マルチコア・プロセッサを前提として, メモリ貸与法について議論した.本章ではキャッシュ搭載型マルチコア・プロセッサモデルに対してメモリ貸与法の 適用について議論する.

メモリ貸与法はキャッシュ搭載型のマルチコア・プロセッサに適用することが可能である. 4.1 節と同様に,プロファイル情報を取得し,貸与メモリへの割当てデータの決定,および,適切なコア配分の決定を行う.ヘルパコアは,指定されたデータをロード命令で自身のキャッシュメモリに読み込んだ後,停止する.メインコアは,通常どおりメモリアクセスを行うことで貸与メモリを使用できる.これは,コヒーレンス制御をハードウェアが行っているためである.ただし,メインコアによって書き込みが発生する場合,Write Invalidate方式を採用していると,貸与メモリ内のデータが無効化される.したがって,ヘルパコアは貸与メモリ内のデータを定期的に更新するなどの対策を行う必要がある.

また,手法適用の効果はプロセッサの構成によって異なる.各コア占有のオンチップメ モリ領域(つまり,貸与可能なメモリ領域)が大きく,オンチップメモリ間データ通信が高

速であるほど,性能改善効果は大きい.したがって,貸与できるメモリ領域が小さい共有 キャッシュ搭載型マルチコア・プロセッサでは,メモリ貸与法適用による性能向上効果は低 いと考えられる.一方,非共有キャッシュ搭載型マルチコア・プロセッサでは,メモリ貸与 法適用による性能改善が期待できる.

### 7. おわりに

本稿では、プログラムの特徴に応じて適応的にプロセッサを動作させるマルチコア向けオ ンチップメモリ貸与法の提案し、Cell/B.E. プロセッサにより有効性を示した.本手法では、 プログラムの特徴を分析し、性能向上が得られると予測した場合のみ、プロセッサコアをメ モリ性能改善に使用する.提案手法を適用するソースコード変換手法を実装し、評価した結 果、すべてのコアで並列プログラムを実行する従来方式と比較して、最大46%の実行時間 の削減を達成した.さらに消費エネルギーモデルにより評価した結果、最大32%の消費エ ネルギー削減効果が得られた.今後は、事前実行に小規模入力を用いた場合における最適な コア配分決定法を研究する予定である.

謝辞 日頃からご討論いただいております九州大学安浦・村上・松永・井上研究室ならび にシステム LSI 研究センターの諸氏に感謝いたします.なお,本研究は一部,半導体理工学 研究センター(STARC)との共同研究ならびに科学研究費補助金(課題番号:21680005) による.

## 参考文献

- Avissar, O., Barua, R. and Stewart, D.: An Optimal Memory Allocation Scheme for Scratch-pad-based Embedded Systems, ACM Trans. Embedded Computing Systems, Vol.1, No.1, pp.6–26 (2002).
- 2) Bohrer, P., Peterson, J., Elnozahy, M., Rajamony, R., Gheith, A., Rockhold, R., Lefurgy, C., Shafi, H., Nakra, T., Simpson, R., et al.: Mambo: A Full System Simulator for the PowerPC Architecture, ACM SIGMETRICS Performance Evaluation Review, Vol.31, No.4, pp.8–12 (2004).
- Chen, T., Raghavan, R., Dale, J.N. and Iwata, E.: Cell Broadband Engine Architecture and its First Implementation – A Performance View, *IBM Journal of Research and Development*, Vol.51, No.5, pp.559–572 (2007).
- 4) Curtis-Maury, M., Singh, K., McKee, S.A., Blagojevic, F., Nikolopoulos, D.S., De Supinski, B.R. and Schulz, M.: Identifying Energy-Efficient Concurrency Levels using Machine Learning, Proc. International Workshop on Green Computing,

pp.488–495 (2007).

- 5) Flachs, B., Asano, S., Dhong, S.H., Hotstee, P., Gervais, G., Kim, R., Le, T., Liu, P., Leenstra, J., Liberty, J., Michael, B., Oh, H., Mueller, S.M., Takahashi, O., Hatakeyama, A., Watanabe, Y. and Yano, N.: A Streaming Processing Unit for a CELL Processor, *Digest of Technical Papers of International Solid-State Circuits Conference*, pp.134–135 (2005).
- 6) Fukumoto, N., Imazato, K., Inoue, K. and Murakami, K.: Performance Balancing: Software-based On-chip Memory Management for Effective CMP Executions, *Proc. 10th MEDEA Workshop on Memory Performance: Dealing with Applications, Systems and Architecture*, pp.28–34 (2009).
- 7) Ganusov, I. and Burtscher, M.: Efficient Emulation of Hardware Prefetchers via Event-Driven Helper Threading, Proc. 15th International Conference on Parallel Architectures and Compilation Techniques, pp.144–153 (2006).
- 8) Gronowski, P.E., Bowhill, W.J., Preston, R.P., Gowan, M.K. and Allmon, R.L.: High-Performance Microprocessor Design, *IEEE Journal of Solid-State Circuits*, Vol.33, No.5, pp.676–686 (1998).
- 9) Inc. Micron Technology: —TN-41-01: Calculating Memory System Power For DDR3. http://download.micron.com/pdf/technotes/ddr3/ TN41\_01DDR3%20Power.pdf (Aug. 2007).
- Muralimanohar, N., Balasubramonian, R. and Jouppi, N.P.: CACTI 6.0: A Tool to Model Large Caches, School of Computing, University of Utah, Technology Report (2007).
- 11) Steinke, S., Wehmeyer, L., Lee, B.-S. and Marwedel, P.: Assigning Program and Data Objects to Scratchpad for Energy Reduction, *Proc. Design, Automation and Test in Europe Conference and Exhibition, 2002*, pp.409–415 (2002).
- 12) Suleman, M.A., Qureshi, M.K. and Patt, Y.N.: Feedback-Driven Threading: Power-Efficient and High-Performance Execution of Multi-Threaded Workloads on CMPs, Proc. 13th International Conference on Architectural Support for Programming Languages and Operating Systems, pp.277–286 (2008).
- 13) Himeno benchmark. http://accc.riken.jp/hpc\_e/himenobmt\_e.html
- 14) Woo, D.H. and Lee, H.S.: COMPASS: A Programmable Data Prefetcher using Idle GPU Shaders, Proc. 15th International Conference on Architectural Support for Programming Languages and Operating Systems, pp.297–310 (2010).
- 15) Woo, S.C., Ohara, M., Torrie, E., Singh, J.P. and Gupta, A.: The SPLASH-2 Programs: Characterization and Methodological Considerations, *Proc. 22nd International Symposium on Computer Architecture*, pp.24–36 (1995).
- 16) 森 洋介, 森谷 章, 吉瀬謙二:マルチコアプロセッサの高速化を目指したキャッシュ コアの最適化, 先進的計算基盤システムシンポジウム SACSIS2009 論文集, pp.389–398

(2009).

(平成 22 年 10 月 1 日受付) (平成 22 年 12 月 30 日採録)



## 福本 尚人(学生会員)

昭和 59 年生.平成 19 年九州大学工学部電気情報工学科卒業.平成 21 年同大学大学院システム情報科学府修士課程修了.平成 21 年同博士後期 課程に進学,現在に至る.マルチコア・プロセッサに関する研究に従事.



井上 弘士(正会員)

昭和46年生.平成8年九州工業大学大学院情報工学研究科修士課程修了. 同年横河電機(株)入社.平成9年より(財)九州システム情報技術研究 所研究助手.平成11年の1年間 Halo LSI Design & Device Technology, Inc. にて訪問研究員としてフラッシュ・メモリの開発に従事.平成13年 九州大学にて工学博士を取得.同年福岡大学工学部電子情報工学科助手.

平成16年より九州大学大学院システム情報科学研究院助教授.平成19年4月より同大学 准教授,現在に至る.高性能/低消費電力プロセッサ/メモリ・アーキテクチャ,ディペンダ プル・アーキテクチャ,3次元積層アーキテクチャ,性能評価,等に関する研究に従事.電 子情報通信学会,ACM,IEEE 各会員.



## 村上和彰(正会員)

昭和 35 年生.昭和 59 年京都大学大学院工学研究科情報工学専攻修士 課程修了.同年富士通(株)入社.汎用大型計算機の研究開発に従事.昭 和 62 年九州大学助手.平成 6 年九州大学助教授.現在九州大学大学院シ ステム情報科学研究院情報理学部門教授,情報基盤研究開発センター長, 情報統括本部長.計算機アーキテクチャ,並列処理,システム LSI 設計技

術,等に関する研究に従事.工学博士.平成3年情報処理学会研究賞,平成4年情報処理 学会論文賞,平成9年坂井記念特別賞,平成12年日経BP社IPアワード,平成12年情報 処理学会創立40周年記念論文賞,平成14年電子情報通信学会業績賞をそれぞれ受賞.