WEKO3
アイテム
少品種高信頼セルを用いた高信頼回路設計手法と信頼性評価手法の提案
https://ipsj.ixsq.nii.ac.jp/records/69106
https://ipsj.ixsq.nii.ac.jp/records/69106f2bca474-89f7-4fd2-84c0-b64744cb0976
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 2010 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 2010-03-19 | |||||||
タイトル | ||||||||
タイトル | 少品種高信頼セルを用いた高信頼回路設計手法と信頼性評価手法の提案 | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | Designing a Dependability Evaluation Method for Logic Circuits Using Highly Reliable Cells | |||||||
言語 | ||||||||
言語 | jpn | |||||||
キーワード | ||||||||
主題Scheme | Other | |||||||
主題 | 回路合成 | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
奈良先端科学技術大学院大学 | ||||||||
著者所属 | ||||||||
奈良先端科学技術大学院大学 | ||||||||
著者所属 | ||||||||
奈良先端科学技術大学院大学 | ||||||||
著者所属 | ||||||||
奈良先端科学技術大学院大学 | ||||||||
著者所属 | ||||||||
立命館大学 | ||||||||
著者所属 | ||||||||
奈良先端科学技術大学院大学 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Nara Institute of Science and Technology | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Nara Institute of Science and Technology | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Nara Institute of Science and Technology | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Nara Institute of Science and Technology | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Ritsumeikan University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Nara Institute of Science and Technology | ||||||||
著者名 |
大賀, 健司
× 大賀, 健司
|
|||||||
著者名(英) |
Kenji, Oga
× Kenji, Oga
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | 継続的な LSI 製造プロセス微細化に伴い,トランジスタの故障率や特性ばらつきは増大する傾向にある.この問題を解決するため,二線式論理で耐故障性に優れ,セル内/セル間のトランジスタ配置にも考慮した高信頼セルが提案されてきた.これまでに,この高信頼セルを用いて比較器,加算器が設計されており,レイアウトベースでの故障率を元にした信頼性,遅延時間の評価が行われてきた.しかし,これらの評価は単一のセル故障に対して行われたものであり,回路中の複数セル故障時の問題を取り扱っていない.また再収斂を含む回路に起因する問題も取り扱っていない.そのため,これらの信頼性評価手法では不完全な評価しか行えないという問題があった.そこで本論文では,再収斂を考慮に入れ,さらに回路中の複数セル故障に対応した信頼性評価手法を提案した.また回路面積を増加させることなく複数セル故障時の回路故障率を低減する論理設計手法を提案し,その有効性を評価した.提案した信頼性評価手法により,これまで不可能だった再収斂を含む一般の回路に対する評価が可能となった.また,提案した論理設計手法により回路故障率が平均で 53% 減少することを示した. | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | Recently, with the continuous down-scaling of semiconductor process technologies, the failure rate and performance variations among transistors tend to increase. They will cause reliability threats for future electronic devices. To alleviate the dependability problems, standard cells named Highly Reliable Cells (HRCs) were previously proposed by using transmission gates and dual rail logic to lower the failure rate, and balancing numbers and distances of transistors between cells to decrease performance variations. The previous research also designed functional units from HRCs and evaluated its reliability, delay, and area respectively. However, the previous evaluations were based on the assumption of up to one single fault per circuit without convergence. In this research, for a more practical environment consideration, we proposed an evaluation method, which take multiple failures and convergences into account. Moreover, a design scheme has been widely studied to effectively avoid the area increase, which is a common side effect toward high reliability. The results show that with the proposed reliability evaluation scheme, an accurate study of the general circuit dependability becomes possible. Our detailed evaluation indicated that we could reduce 53% of circuit failare without area extension. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AA11851388 | |||||||
書誌情報 |
研究報告モバイルコンピューティングとユビキタス通信(MBL) 巻 2010-MBL-53, 号 20, p. 1-8, 発行日 2010-03-19 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |