WEKO3
アイテム
1対1ハードウェア同期機構の構成法及び性能評価
https://ipsj.ixsq.nii.ac.jp/records/29931
https://ipsj.ixsq.nii.ac.jp/records/29931fd62f834-3583-4af7-b207-06879c02e16e
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 1994 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 1994-03-10 | |||||||
タイトル | ||||||||
タイトル | 1対1ハードウェア同期機構の構成法及び性能評価 | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | Organization and Performance Evaluation of One -on- One Hardware Synchronization Mechanism | |||||||
言語 | ||||||||
言語 | jpn | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
山梨大学電子情報工学科 | ||||||||
著者所属 | ||||||||
山梨大学電子情報工学科 | ||||||||
著者所属 | ||||||||
山梨大学電子情報工学科 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Depertment of Computer Science, Yamanashi University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Depertment of Computer Science, Yamanashi University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Depertment of Computer Science, Yamanashi University | ||||||||
著者名 |
早川, 潔
× 早川, 潔
|
|||||||
著者名(英) |
Kiyoshi, Hayakawa
× Kiyoshi, Hayakawa
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | 細粒度並列処理における同期処理を効率良く行なうために、同期コストの低いハードウェア同期機構が必要となる。しかし、先行制約を保証するために同期を行なう場合、ハードウェア同期機構の種類によっては不必要な待ち時間が生じてしまう。本稿では、先行制約を満たすハードウェア同期機構として、不必要な待ち時間が一切生じない1対1ハードウェア同期機構の構成法について述べる。また、1対1ハードウェア同期機構を実マルチプロセッサ上にインプリメントし、実機上で他の同期方式と比較することにより1対1ハードウェア同期機構の有効性を検証する。 | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | For the efficient execution of synchronization on Fine-grain parallel processing, hardware synchronization mechanisms are needed. But, some hardware synchronization mechanisms produce an unnecessary wait time, when a synchronization guarantees the precedance constraints between tasks. In this paper, we propose One-on-One hardware synchronization mechanism that has no unnecessary wait time, and we evaluate the performance of One-on-One hardware synchronization mechanism which is implemented on the experimental MIMD machine. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AN10463942 | |||||||
書誌情報 |
情報処理学会研究報告ハイパフォーマンスコンピューティング(HPC) 巻 1994, 号 22(1993-HPC-050), p. 81-88, 発行日 1994-03-10 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |