WEKO3
アイテム
SMPでのSAR画像再生処理の並列化 ~キャッシュを活かしたコーナーターン方法と性能評価~
https://ipsj.ixsq.nii.ac.jp/records/29463
https://ipsj.ixsq.nii.ac.jp/records/29463756fc65b-7371-4059-8709-edb9c1698a43
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 2000 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 2000-08-03 | |||||||
タイトル | ||||||||
タイトル | SMPでのSAR画像再生処理の並列化 ~キャッシュを活かしたコーナーターン方法と性能評価~ | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | Parallizing SAR Image Reconstruction on SMP : Optimizimg and Evaluating the Corner - turn by improving cache access | |||||||
言語 | ||||||||
言語 | jpn | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
三菱電機(株)情報技術総合研究所 | ||||||||
著者所属 | ||||||||
三菱電機(株)鎌倉製作所 | ||||||||
著者所属 | ||||||||
三菱電機(株)情報技術総合研究所 | ||||||||
著者所属 | ||||||||
三菱電機(株)情報技術総合研究所 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Information Technology R & D Center, Mitsubishi Electric Corporation | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Kamakura Works, Mitsubishi Electric Corporation | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Information Technology R & D Center, Mitsubishi Electric Corporation | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Information Technology R & D Center, Mitsubishi Electric Corporation | ||||||||
著者名 |
和泉, 秀幸
× 和泉, 秀幸
|
|||||||
著者名(英) |
Hideyuki, Izumi
× Hideyuki, Izumi
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | SMP(Symmteric Multi-processor)上でマルチスレッドプログラムによるSAR(Synthetic Aperture Radar:合成開口レーダ)画像再生処理の並列化を進めている.この1部分処理であるコーナーターンは,キャッシュミスによる性能低下により,効率の良い並列化が困難と予測されていた.我々は,キャッシュのラインサイズを考慮したコーナーターンの並列実行方法を提案する.提案方法について実機上で評価を行い,8プロセッサの環境で約20倍の高速化を達成した. | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | Parallel processing of SAR (Synthetic Aperture Radar) image reconstruction on symmetric multi-processors based on multi-thread programming is one of our research subjects. "Corner-turn" is a subprocess of SAR image reconstruction and has been regarded as a hard part for efficient parallelization because of intensive cache miss. We proposed an efficient technique for parallelizing "Corner-turn" considering cache line size. The evaluation result of our technique shows about twenty-fold speed-up on eight processors. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AN10463942 | |||||||
書誌情報 |
情報処理学会研究報告ハイパフォーマンスコンピューティング(HPC) 巻 2000, 号 73(2000-HPC-082), p. 173-178, 発行日 2000-08-03 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |