WEKO3
アイテム
論理合成システムを用いたシミュレーションエンジン用LSIの設計手法
https://ipsj.ixsq.nii.ac.jp/records/28283
https://ipsj.ixsq.nii.ac.jp/records/28283b924c919-689a-41bd-b2cc-c7356aaead13
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 1989 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 1989-12-14 | |||||||
タイトル | ||||||||
タイトル | 論理合成システムを用いたシミュレーションエンジン用LSIの設計手法 | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | An LSI Design Method Applying Logic Synthesis System - Development of Logic Simulation Engine Processors | |||||||
言語 | ||||||||
言語 | jpn | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
沖電気工業株式会社 超LSI開発センタ | ||||||||
著者所属 | ||||||||
沖電気工業株式会社 超LSI開発センタ | ||||||||
著者所属 | ||||||||
沖電気工業株式会社 超LSI開発センタ | ||||||||
著者所属 | ||||||||
沖電気工業株式会社 超LSI開発センタ | ||||||||
著者所属 | ||||||||
沖電気工業株式会社 超LSI開発センタ | ||||||||
著者所属 | ||||||||
沖電気工業株式会社 超LSI開発センタ | ||||||||
著者所属(英) | ||||||||
en | ||||||||
VLSI Research & Development Center, OKI Electoric Industry Co., Ltd. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
VLSI Research & Development Center, OKI Electoric Industry Co., Ltd. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
VLSI Research &Development Center, OKI Electoric Industry Co., Ltd. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
VLSI Research &Development Center, OKI Electoric Industry Co., Ltd. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
VLSI Research &Development Center, OKI Electoric Industry Co., Ltd. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
VLSI Research &Development Center, OKI Electoric Industry Co., Ltd. | ||||||||
著者名 |
稲田, 俊夫
× 稲田, 俊夫
|
|||||||
著者名(英) |
Toshio, Inada
× Toshio, Inada
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | 本報告では、論理合成技術を導入した短TATなLSI設計手法を提案する。本設計手法は、特に小量生産型大規模カスタムLSIの設計に有用である。近年のLSIの高集積化、大規模化はLSI設計期間の増大を引き起こしている。我々は、このことに対処するため、LSI設計手法の検討とその際に必要なCADシステムの開発を行なっている。その第一段階として、現在開発中の論理シミュレーションエンジン用の大規模カスタムLSIの開発に論理合成システムを適用した結果、論理設計段階以降の設計TATを大幅に削減した。本設計手法の特徴は、(1)LSIチップ全体を論理合成の対象とした、(2)機能検証に用いたテストデータを後の論理検証、レイアウト検証の際に利用できるようにしたことである。これにより、機能設計に注力可能な設計手法を実現した。 | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | This paper presents a QTAT LSI design method applying logic synthesis system in developing logic simulation engine processors. This method is suited for very large scale ASIC design. With semiconductor circuit density increasing, LSI design become very complex and time consuming task. Solving this problem needs high level design method and CAD system to support it. We intend to establish an LSI design method using logic synthesis technology. As developing logic simulation engine processor LSIs, we applyed logic synthesis system to entire chip design. The results showed good efficency of this design method. LSI designer can focus on function level design. Logic level design TAT is decreaced to one eighth compared with design a method without logic synthesis technology. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AA11451459 | |||||||
書誌情報 |
情報処理学会研究報告システムLSI設計技術(SLDM) 巻 1989, 号 108(1989-SLDM-050), p. 91-98, 発行日 1989-12-14 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |