WEKO3
アイテム
複数FPGAによるラピッドシステムプロトタイピング環境 -システム集積化LSIコデザイン開発環境の構築に向けて-
https://ipsj.ixsq.nii.ac.jp/records/27913
https://ipsj.ixsq.nii.ac.jp/records/279139fa7b71a-234e-4258-abea-a9f41bcb39cd
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 1995 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 1995-10-19 | |||||||
タイトル | ||||||||
タイトル | 複数FPGAによるラピッドシステムプロトタイピング環境 -システム集積化LSIコデザイン開発環境の構築に向けて- | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | An Environment for Rapid System Prototyping using Multiple FPGAs -Toward Constructing of the Co - design Environment for System Integrated LSI Development- | |||||||
言語 | ||||||||
言語 | jpn | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
九州工業大学 情報工学部 知能情報工学科 | ||||||||
著者所属 | ||||||||
九州工業大学 情報工学部 知能情報工学科 | ||||||||
著者所属 | ||||||||
九州工業大学マイクロ化総合技術センター | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Department of Artificial Intelligence, Kyushu Institute of Technology | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Department of Artificial Intelligence, Kyushu Institute of Technology | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Center for Microelectronic Systems, Kyushu Institute of Technology | ||||||||
著者名 |
末吉, 敏則
× 末吉, 敏則
|
|||||||
著者名(英) |
Toshinori, Sueyoshi
× Toshinori, Sueyoshi
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | シリコン技術とシステム技術の融合に伴い,統合設計技術を実現するシステム集積化LSIコデザイン開発環境を構築するため,その基盤として書換え可能なFPGAによるラピッドシステムプロトタイピング環境の整備を進めている.FPGAは比較的大規模な回路を実装できる論理素子として注目を集め,最近では単体で2万ゲートを越えるものまで入手できる.しかしながら,システムレベルのプロトタイピングにはなお複数のFPGAを用いた実装にならざるを得ないのが実状である.そこで我々は,書換え可能なFPGAとFPGA間の配線を自由に変更できる配線用デバイスFPIDを利用し,最適なシステム構成を選択するために必要な試行錯誤を容易に行え,かつソフトウェアを含むシステム検証が円滑に行える複数FPGAによるラピッドシステムプロトタイピング環境を構築した.本稿では,このラピッドシステムプロトタイピング環境について説明すると共に,エミュレーションによるシステム検証を実現した適用事例を紹介する. | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | As silicon and system technologies harmonize, we are preparing a rapid system prototyping environment using reconfigurable FPGAs (Field Programmable Gate Array) as a base to construct an environment for system integrated LSI co-design. FPGA is a widely known logic device which is capable of realizing its internal circuit by programming. Recent developments in FPGA can accommodate over 20,000 gates in one FPGA device. However, problems arises when implementing a system prototype requiring multiple FPGAs. Here, we utilize the reconfigurable FPGAs and FPIDs (Field Programmable Interconnect Devices) which are reconfigurable interconnecting devices between FPGAs. We are currently developing a rapid system prototyping environment using multiple FPGAs where one can smoothly try and evaluate the design to choose the most suitable system architecture, and further verify the system software. In this paper, we describe the rapid system prototyping environment, and introduce examples whose system verification was realized using emulation. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AA11451459 | |||||||
書誌情報 |
情報処理学会研究報告システムLSI設計技術(SLDM) 巻 1995, 号 99(1995-SLDM-077), p. 161-168, 発行日 1995-10-19 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |