WEKO3
アイテム
可変電圧プロセッサを用いたシステムレベルの電力最適化手法
https://ipsj.ixsq.nii.ac.jp/records/27790
https://ipsj.ixsq.nii.ac.jp/records/27790cce2768b-0fe0-4712-9d1b-48f1163e91e2
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 1997 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 1997-10-28 | |||||||
タイトル | ||||||||
タイトル | 可変電圧プロセッサを用いたシステムレベルの電力最適化手法 | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | Power Optimization with Variable Voltage Processor | |||||||
言語 | ||||||||
言語 | jpn | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
九州大学 大学院 システム情報科学研究科 | ||||||||
著者所属 | ||||||||
九州大学 大学院 システム情報科学研究科 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Department of Computer Science and Communication Engineering Graduate School of Information Science and Electrical Engineering Kyushu University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Department of Computer Science and Communication Engineering Graduate School of Information Science and Electrical Engineering Kyushu University | ||||||||
著者名 |
石原, 亨
× 石原, 亨
|
|||||||
著者名(英) |
Tohru, Ishihara
× Tohru, Ishihara
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | 携帯型情報機器の普及とともに,高性能かつ多機能なLSIチップを低電力で動作させることが重要となっている.さまざまな低消費電力化手法が提案されているが,高速化と低消費電力化を両立するテクノロジが非常に少ないのが現状である.本稿では高速化と低消費電力化を両立させる手法として,電源電圧を変更できるプロセッサを用いてアプリケーション毎にパフォーマンスと電力のトレードオフを最適化する手法を提案する.本最適化手法では,プログラマがアプリケーションプログラム中に時間制約を明示的に記述することにより,コンパイラが静的にアプリケーションの実行に最適な電圧を決定する.実験の結果アプリケーションによっては時間制約を満たして消費電力を1/10にできることが分かった. | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | In this paper, we propose system level power optimization technique which realizes low power processing for a set of applications. The proposed technique finds an optimal supply voltage which minimize energy consumption for each application program under time constraint. The time constraint is explicitly specified by a programmer in the source programs. The most important feature of the proposed technique is that a compiler optimizes the operating voltage for each application program statically. For the application programs whose required performances are less than 1/3 of the maximum performance of a CPU, experimental results show that 85% power saving can be obtained with ten variable voltage levels compared with a system which use one fixed supply voltage. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AA11451459 | |||||||
書誌情報 |
情報処理学会研究報告システムLSI設計技術(SLDM) 巻 1997, 号 103(1997-SLDM-085), p. 89-96, 発行日 1997-10-28 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |