WEKO3
アイテム
バッファ挿入を考慮した概略配線とフロアプランを同時に求めるフロアプランニング手法
https://ipsj.ixsq.nii.ac.jp/records/27614
https://ipsj.ixsq.nii.ac.jp/records/2761467522eb4-348f-4eb6-ab9c-3846df48bca8
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 2000 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 2000-11-29 | |||||||
タイトル | ||||||||
タイトル | バッファ挿入を考慮した概略配線とフロアプランを同時に求めるフロアプランニング手法 | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | A Floorplanning Method for Simultaneously Determining Module Placement and Global Routes Considering Buffer Insertion | |||||||
言語 | ||||||||
言語 | jpn | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
広島大学工学部 | ||||||||
著者所属 | ||||||||
広島大学工学部 | ||||||||
著者所属 | ||||||||
広島大学工学部/東京大学大規模集積システム設計教育研究センター | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Faculty of Engineering, Hiroshima University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Faculty of Engineering, Hiroshima University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Faculty of Engineering, Hiroshima University/VLSI Design and Education Center, The University of Tokyo | ||||||||
著者名 |
中矢, 真吾
× 中矢, 真吾
|
|||||||
著者名(英) |
Shingo, Nakaya
× Shingo, Nakaya
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | 本稿では,ディープサブミクロンULSIのフロアプラン設計に対し,モジュール配置,および,バッファ挿入と配線幅調整を考慮した概略配線を同時に求めるフロアプラン手法を提案する.本手法はシミュレーティッドアニーリング(SA)に基づいており,その実行過程を3段階に分け,それぞれの段階においてフロアプランを評価するコスト関数を変えることにより,質のよい解を高速に求めることを可能にする.バッファ挿入と配線幅調整を考慮した概略配線を高速に求めるため,端子位置に基づくテーブル検索によりネットの配線を見積もる.実験により,与えられたタイミング制約のもとで優れたフロアプランを求めるのに本手法が有効であることがわかった. | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | This paper presents a floorplanning method for ULSI layout, which simultaneously determines the module placement as well as global routes with buffer-insertion and wire-sizing. The proposed method is based on simulated annealing, and is executed in three phases, in which the cost function to evaluate a floorplan is changed so that solution is obtained in a short computation time. To get a global route considering buffer insertion and wire-sizing, a global route of each net is evaluated by table look-up based on the positions of terminals of the net. Experimental results show that the proposed method is effective to obtain a good floorplan under the timing constraint. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AA11451459 | |||||||
書誌情報 |
情報処理学会研究報告システムLSI設計技術(SLDM) 巻 2000, 号 111(2000-SLDM-098), p. 29-34, 発行日 2000-11-29 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |