WEKO3
アイテム
高速改良中断法動きベクトル検出アルゴリズムと低消費電力CMOS動きベクトル検出回路の開発
https://ipsj.ixsq.nii.ac.jp/records/27400
https://ipsj.ixsq.nii.ac.jp/records/2740011a9779e-992e-45eb-a98d-690838d8f1a4
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 2003 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 2003-10-23 | |||||||
タイトル | ||||||||
タイトル | 高速改良中断法動きベクトル検出アルゴリズムと低消費電力CMOS動きベクトル検出回路の開発 | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | High - Speed Improved Breaking -off- Search Motion Estimation Algorithm and Low - Power CMOS Absolute Difference Accumulator for MPEG - 4 Motion Estimation | |||||||
言語 | ||||||||
言語 | jpn | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
中央大学大学院理工学研究科情報工学専攻 | ||||||||
著者所属 | ||||||||
中央大学大学院理工学研究科情報工学専攻 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Graduate School of Science & Engineering, Chuo University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Graduate School of Science & Engineering, Chuo University | ||||||||
著者名 |
渡邊, 友樹
× 渡邊, 友樹
|
|||||||
著者名(英) |
Tomoki, Watanabe
× Tomoki, Watanabe
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | MPEG-4対応の動画像符号化LSIに搭載することを目的に,高速改良中断法(HS-IBOS)動きベクトル検出(ME)アルゴリズムおよびME用累算形差分絶対値和回路(累算形ADA)を開発した.HS-IBOSは、ブロックマッチング(BM)過程で、差分絶対値和(Da)の減少率が0となる回路(換言すると、Da値が更新されない回数)が、あらかじめ与えられた回数(d)、に達した時、その時点のマクロブロック(MB)を最適なMBとして、BMを終了させる、MEアルゴリズムである.テスト画像“Carphone”(QCIF、64kbps、15fps、検索領域サイズP=10画素)を用い、dを64に設定した場合、FS並の画質を維持したまま、ME速度をFS,従来の中断法のそれぞれ約5倍、約2倍に高速化できた.また、HS-IBOSを適用すると0.13μmCMOS累算形ADAの消費電力は27.9μW(0.83V、220MHz)となり、FS、従来の中断法のそれぞれ約1/5、約1/2.5に低減できた. | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | To reduce power dissipation of an absolute difference accumulator (ADA) for MPEG-4 motion estimation (ME), a fast ME algorithm called a "high-speed improved breaking-off-search (HS-IBOS)" algorithm was developed. HS-IBOS can improve processing speed of the full-search (FS) method by a factor of 5 to 15, depending on picture types, while maintaining visual quality of the full-search method. At clock frequency of 220 MHz and supply voltage of 0.83 V the power dissipation of a 0.13-μm CMOS ADA using HS-IBOS and a gated-clock pulse was reduced to 27.9μW which about 1/5 that of the conventional ADA using FS. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AA11451459 | |||||||
書誌情報 |
情報処理学会研究報告システムLSI設計技術(SLDM) 巻 2003, 号 105(2003-SLDM-111), p. 37-42, 発行日 2003-10-23 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |