WEKO3
アイテム
モジュール構成のマルチプロセッサ・スケジューリング・シミュレータ
https://ipsj.ixsq.nii.ac.jp/records/26146
https://ipsj.ixsq.nii.ac.jp/records/26146bb1baf68-a98b-4076-9107-d718e0803ddb
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 1995 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 1995-03-24 | |||||||
タイトル | ||||||||
タイトル | モジュール構成のマルチプロセッサ・スケジューリング・シミュレータ | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | Multiprocessor Scheduling Simulator with Modularity | |||||||
言語 | ||||||||
言語 | jpn | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
富士通(株) | ||||||||
著者所属 | ||||||||
奈良先端科学技術大学院大学情報科学研究科 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Fujitsu Ltd. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Graduate School of Information Science, Nara Institute of Science and Technology | ||||||||
著者名 |
藤崎, 直哉
× 藤崎, 直哉
|
|||||||
著者名(英) |
Naoya, Fujisaki
× Naoya, Fujisaki
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | 本稿では、マルチプロセッサシステムの空間分割スケジューリング方式の1つである2レベルスケジューリングを対象として、スケジューリング方式およびアーキテクチャやアプリケーションなどの多角的、総合的な性能評価を行うためのシミュレー夕である、モジュール構成の2レベルスケジューリング・シミュレータについて述べる。本シミュレータは、主にスケジューラモジュール、アーキテクチャ依存モジュール、プロセス依存モジュール、およびスレッド実行モジュール等で構成されている。本モジュール化により、スケジューリング方式、ターゲットアーキテクチャおよびアプリケーションの実行パターンについて、各種のシミュレーションが容易になった。 | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | We study two-1evel scheduling policy which is a kind of space-multiplexing scheduling one for multiprocessors. This paper describes a two-1evel scheduling simulator with modularity to evaluate performance of strategies in the two-1evel scheduling for a wide variety of target hardware architectures and applications. The simulator consists of modules of scheduling strategies, target architectures, process patterns, thread execution and soon. By the modularization of the simulator, we can evaluate the performance of the scheduling for a variety of environments where scheduling strategies, target architectures, and execution patterns of applications are easily changed. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AN10444176 | |||||||
書誌情報 |
情報処理学会研究報告システムソフトウェアとオペレーティング・システム(OS) 巻 1995, 号 36(1994-OS-068), p. 1-8, 発行日 1995-03-24 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |