WEKO3
-
RootNode
アイテム
新しい記号処理カーネルSILENTの設計
https://ipsj.ixsq.nii.ac.jp/records/24592
https://ipsj.ixsq.nii.ac.jp/records/2459264ef93f9-ad2d-44a6-a4ae-e263f67da296
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 1990 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 1990-09-28 | |||||||
タイトル | ||||||||
タイトル | 新しい記号処理カーネルSILENTの設計 | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | The Design of A List Processor SILENT | |||||||
言語 | ||||||||
言語 | jpn | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
NTTヒューマンインタフェース研究所 | ||||||||
著者所属 | ||||||||
NTT基礎研究所 | ||||||||
著者所属 | ||||||||
NTTソフトウェア研究所 | ||||||||
著者所属 | ||||||||
NTTソフトウェア研究所 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
NTT Human Interface Laboratories | ||||||||
著者所属(英) | ||||||||
en | ||||||||
NTT Basic Research Laboratories | ||||||||
著者所属(英) | ||||||||
en | ||||||||
NTT Software Laboratories | ||||||||
著者所属(英) | ||||||||
en | ||||||||
NTT Software Laboratories | ||||||||
著者名 |
吉田, 雅治
竹内, 郁雄
山崎, 憲一
天海良治
× 吉田, 雅治 竹内, 郁雄 山崎, 憲一 天海良治
|
|||||||
著者名(英) |
Masaharu, Yoshida
Ikuo, Takeuchi
Kenichi, Yamazaki
Yoshiji, Amagai
× Masaharu, Yoshida Ikuo, Takeuchi Kenichi, Yamazaki Yoshiji, Amagai
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | ELISの設計思想を継承した新しい記号処理システムの核となるプロセッサSILENTのアーキテクチャおよびLSI設計について述べる。SILENTは記号処理のみならず、知能ロボットやコンピュータグラフィックス等の分野への適応も考慮し、画像生成計算機SIGHT?2で提案したTARAI演算器とメモリ共有型マルチプロセッサを構成することを前提としている。SILENTは32ビットデータ/バスを基本としたバイトアドレスを採用して他のプロセッサとの親和性を高めると共に、機械語としてDyteコードを導入してLISPインタプリタの実行速度を改善している。デバイス、アーキテクチャの改良により、ELISの1桁上の性能を目指す。現在、LSIの回路設計を進めている。 | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | SILENT is a list processor. Its design concept is based on the ELIS. The main target of SILENT is not only artificial intelligence research but also computer graphics and autonomous controls of robots. To improve the performance of numerical data processing, SILENT will be tightly coupled with the TARAI unit which was proposed as a part of SIGHT. The main features or SILENT are byte addressing and Dyte codes. Byte addressing is used to fit the heterogeneous multi-processor environment. Dyte code is the machine code of SILENT to improve LISP interpreter. CPU LSI of SILENT is being designed. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AN10096105 | |||||||
書誌情報 |
情報処理学会研究報告計算機アーキテクチャ(ARC) 巻 1990, 号 78(1990-ARC-084), p. 1-8, 発行日 1990-09-28 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |