WEKO3
アイテム
並列オブジェクト指向トータルアーキテクチャA - NET -PEの実装設計-
https://ipsj.ixsq.nii.ac.jp/records/24316
https://ipsj.ixsq.nii.ac.jp/records/243164a672920-42d8-45e3-8480-a3c018187ec6
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 1993 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 1993-08-19 | |||||||
タイトル | ||||||||
タイトル | 並列オブジェクト指向トータルアーキテクチャA - NET -PEの実装設計- | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | A Parallel Object - Oriented Total Architecture A - NET -Implementation of PE- | |||||||
言語 | ||||||||
言語 | jpn | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
宇都宮大学工学部 | ||||||||
著者所属 | ||||||||
宇都宮大学工学部 | ||||||||
著者所属 | ||||||||
宇都宮大学工学部 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Department of Information Science Utsunomiya University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Department of Information Science Utsunomiya University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Department of Information Science Utsunomiya University | ||||||||
著者名 |
岩本, 善行
× 岩本, 善行
|
|||||||
著者名(英) |
Yoshiyuki, Iwamoto
× Yoshiyuki, Iwamoto
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | 並列オブジェクト指向トータルアーキテクチャA?NETにおける要素プロセッサ () のアーキテクチャおよび、そのハードウェア設計から、ファームウェア設計、実装設計について述べる。我々の研究室では並列オブジェクト指向言語A?NETLを設計し、この言語の専用機としてA?NET計算機を設計している。A?NET計算機はVLSI化された1,000台規模のノードプロセッサからなる高並列計算機の実現を前提とし、また、応用分野によって複数のネットワークトポロジを選択できる。本稿では、この様なマクロレベルのアーキテクチャにもとづいた、PEのハードウェア設計、ファームウェア設計、プリント配線基板の実装設計について述べる。 | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | This paper describes the design and implementation of a processing element (PE) for a parallel object-oriented total architecture A-NET. The A-NET multicomputer is to contain about 1,000 nodes. The PE has the A-NETL language-oriented features, such as a high-level machine instruction set, a tagged architecture, and special message passing constructs. A hardware and firmware combined approach has been taken to support the features efficiently. The results of hardware implementation, such as the hardware debugger, printed circuit board design, and the use of building blocks, are also included in the paper. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AN10096105 | |||||||
書誌情報 |
情報処理学会研究報告計算機アーキテクチャ(ARC) 巻 1993, 号 71(1993-ARC-101), p. 129-136, 発行日 1993-08-19 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |