WEKO3
アイテム
マルチバンク構成レジスタファイルを用いたスーパスカラプロセッサの構成方式に関する検討
https://ipsj.ixsq.nii.ac.jp/records/23459
https://ipsj.ixsq.nii.ac.jp/records/23459dd9d3a9d-4f11-4058-b24b-dc4fa8b5e5b7
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 2002 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 2002-11-27 | |||||||
タイトル | ||||||||
タイトル | マルチバンク構成レジスタファイルを用いたスーパスカラプロセッサの構成方式に関する検討 | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | Access Conflict Resolution Methods for Superscalar Processors with Multi - Bank Register File | |||||||
言語 | ||||||||
言語 | jpn | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
広島市立大学大学院情報科学研究科情報工学専攻 | ||||||||
著者所属 | ||||||||
広島市立大学情報科学部情報工学科/現在、(株)ソフト開発 | ||||||||
著者所属 | ||||||||
広島大学ナノデバイス・システム研究センター | ||||||||
著者所属 | ||||||||
広島市立大学情報科学部情報工学科 | ||||||||
著者所属 | ||||||||
広島大学ナノデバイス・システム研究センター | ||||||||
著者所属 | ||||||||
広島大学ナノデバイス・システム研究センター | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Graduate School of Information Sciences, Hiroshima City University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Faculty of Information Sciences, Hiroshima City University/Presently with Soft Kaihatsu Co.,Ltd. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Research Center for Nanodevices and Systems, Hiroshima University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Faculty of Information Sciences, Hiroshima City University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Research Center for Nanodevices and Systems, Hiroshima University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Research Center for Nanodevices and Systems, Hiroshima University | ||||||||
著者名 |
三谷, 陽介
× 三谷, 陽介
|
|||||||
著者名(英) |
Yosuke, Mitani
× Yosuke, Mitani
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | スーパスカラ,SMTなどの技術による並列度の増加に伴い,レジスタファイルのポート数,エントリ数は増加する傾向にある.ポート数やエントリ数の増加は,面積増大,アクセスタイムの増加といった問題を引き起こす.この問題に対処する方法として,高速かつ小面積で構成できるマルチバンク構成レジスタファイルの利用を考え,従来のマルチポートレジスタファイルに比べて70%の面積削減,48.6%のアクセスタイム削減を実現した.しかし,マルチバンク構成レジスタファイルには,バンクのアクセス競合による性能低下の可能性がある.本稿では,マルチバンク構成レジスタファイルのためのアクセス競合回避手法を提案し,シミュレーションによる性能評価を行う.評価結果より,提案手法を適用することで,マルチバンク構成レジスタファイルを通常のマルチポートレジスタファイルの代わりに利用してもほぼ同等の性能を得られることがわかった. | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | Superscalar and SMT processors require a large register file which increases chip size and access time. To solve this problem, we use multi-bank register file which reduces 70% in chip size and 48.6% in access time. However, multi-bank regsiter file cause performance degradation by bank conflictions. This paper proposes access conflict resolution methods for superscalar processors with multi-bank register file in order to reduce bank conflicts. Our experimental evaluation shows that a multi-bank register file supported by access confilct resolution methods can achieve nearly the same performance as a ideal multi-port register file. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AN10096105 | |||||||
書誌情報 |
情報処理学会研究報告計算機アーキテクチャ(ARC) 巻 2002, 号 112(2002-ARC-150), p. 41-46, 発行日 2002-11-27 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |