WEKO3
アイテム
キャッシュ制御用多段結合網MINDICの設計と評価
https://ipsj.ixsq.nii.ac.jp/records/23302
https://ipsj.ixsq.nii.ac.jp/records/23302dbb5dd58-a886-4639-85c1-b8b57465c32c
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 2004 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 2004-07-31 | |||||||
タイトル | ||||||||
タイトル | キャッシュ制御用多段結合網MINDICの設計と評価 | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | Design and Evaluation of Multistage Interconnection Network with Cache Coherence Mechanism | |||||||
言語 | ||||||||
言語 | jpn | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
慶應義塾大学理工学部 | ||||||||
著者所属 | ||||||||
慶應義塾大学理工学部 | ||||||||
著者所属 | ||||||||
慶應義塾大学理工学部 | ||||||||
著者所属 | ||||||||
慶應義塾大学理工学部 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Amano Laboratory, Faculty of Information and Computer Science, Department for Science and Engineering, Keio University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Amano Laboratory, Faculty of Information and Computer Science, Department for Science and Engineering, Keio University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Amano Laboratory, Faculty of Information and Computer Science, Department for Science and Engineering, Keio University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Amano Laboratory, Faculty of Information and Computer Science, Department for Science and Engineering, Keio University | ||||||||
著者名 |
住吉, 正人
× 住吉, 正人
|
|||||||
著者名(英) |
Masato, Sumiyoshi
× Masato, Sumiyoshi
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | MIN (Multistage Interconnection Network)を用いたマルチプロセッサにおける効率の良いキャッシュ制御手法MINDICを提案する.MINDICは,MINを構成する各スイッチ内部にのみ小容量のディレクトリを保持することにより低レイテンシなキャッシュ制御が可能であり,ハードウェアコスト面でも有利である.詳細なシミュレーション環境を構築しアプリケーションを動作させ性能評価を行なったところ,MINDICでは,小容量のメモリを用いることで完全なディレクトリを用いた場合と同等な性能を達成できることがわかった. | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | We proposed MINDIC (MIN with DIrectory Cache switch), a novel MIN structure that consists of switches with small temporary directory. Building temporary directory dynamically in each switching element, we can maintain cache consistency with low latency and low memory cost. We built precise clock level simulation environment and evaluated MINDIC by executing parallel benchmark programs. As a result, MINDIC achieved as high performance as a system with large full directory in shared memory. Synthesis report using 0.18um CMOS process shows that the hardware cost is small enough for implementation | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AN10096105 | |||||||
書誌情報 |
情報処理学会研究報告計算機アーキテクチャ(ARC) 巻 2004, 号 80(2004-ARC-159), p. 139-144, 発行日 2004-07-31 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |