WEKO3
アイテム
依存情報を用いた命令グループ化による動的命令スケジューリング機構の電力削減手法
https://ipsj.ixsq.nii.ac.jp/records/23097
https://ipsj.ixsq.nii.ac.jp/records/23097c8813634-5cd4-43ae-b720-c05d19c3b232
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 2006 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 2006-06-08 | |||||||
タイトル | ||||||||
タイトル | 依存情報を用いた命令グループ化による動的命令スケジューリング機構の電力削減手法 | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | Reducing Energy Consumption of the Dynamic Scheduling Logic by Instruction Grouping | |||||||
言語 | ||||||||
言語 | jpn | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
東京大学先端科学技術研究センター | ||||||||
著者所属 | ||||||||
東京大学先端科学技術研究センター | ||||||||
著者所属 | ||||||||
東京大学先端科学技術研究センター | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Research Center for Advanced Science and Technology The University of Tokyo | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Research Center for Advanced Science and Technology The University of Tokyo | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Research Center for Advanced Science and Technology The University of Tokyo | ||||||||
著者名 |
佐々木, 広
× 佐々木, 広
|
|||||||
著者名(英) |
Hiroshi, SASAKI
× Hiroshi, SASAKI
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | 動的命令スケジューリング機構は,その複雑さから多命令同時発行,アウト・オブ・オーダー実行を行うマイクロプロセッサにおいて,主要な電力消費要素の一つである.近年,さらなる高速化のため,動的命令スケジューリング機構のポート数やエントリ数が増加傾向にある.しかし,これは動的命令スケジューリング機構のアクセス時間や消費電力の増大といった問題を引き起こす.そこで,本稿では依存情報を用いた命令のグループ化による動的命令スケジューリング機構の電力削減手法を提案する.提案手法はグループ化した命令を単一の発行単位として扱うことによって,複雑さを低減する.本稿は,提案手法のためのマイクロアーキテクチャの拡張,評価について述べる.キーワード動的命令スケジューリング;命令キュー,命令グループ化 | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | Dynamic instruction scheduling logic is a quite complex component and dissipates significant energy in microprocessors which support superscalar and out-of-order execution. We propose a novel microarchitectural tech nique to reduce the energy consumption of the dynamic instruction scheduling logic. The proposed method groups several instructions as a single issue unit and reduces the required number of ports and size of the structure. This paper describes the microarchitecture mechanisms and shows evaluation results on energy saving and performance. Key words Dynamic Instruction Scheduling, Instruction Queue, Instruction Grouping. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AN10096105 | |||||||
書誌情報 |
情報処理学会研究報告計算機アーキテクチャ(ARC) 巻 2006, 号 62(2006-ARC-168), p. 13-18, 発行日 2006-06-08 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |