Item type |
SIG Technical Reports(1) |
公開日 |
2021-03-18 |
タイトル |
|
|
タイトル |
オイラー動画像誇張処理を対象としたCPU-FPGAハイブリッドシステムの実装と評価 |
言語 |
|
|
言語 |
jpn |
キーワード |
|
|
主題Scheme |
Other |
|
主題 |
組み込みシステムとFPGA |
資源タイプ |
|
|
資源タイプ識別子 |
http://purl.org/coar/resource_type/c_18gh |
|
資源タイプ |
technical report |
著者所属 |
|
|
|
九州大学 |
著者所属 |
|
|
|
九州大学 |
著者所属 |
|
|
|
九州大学 |
著者所属 |
|
|
|
株式会社フィックスターズ |
著者所属 |
|
|
|
九州大学 |
著者所属 |
|
|
|
九州大学 |
著者所属 |
|
|
|
Fixstars Solutions Inc. |
著者所属 |
|
|
|
九州大学 |
著者所属(英) |
|
|
|
en |
|
|
Fixstars Solutions Inc. |
著者名 |
上野, 麟
谷本, 輝夫
後藤, 孝行
丸岡, 晃
川上, 哲志
小野, 貴継
飯塚, 拓郎
井上, 弘士
|
論文抄録 |
|
|
内容記述タイプ |
Other |
|
内容記述 |
オイラー動画像誇張処理 (EVM) は動画像における見えの微小な変化を数値計算により増幅し誇張することでそれらの検出を容易にするアプリケーションである.本研究では,組み込み機器における EVM のリアルタイム実行の実現を目指しており,そのため CPU-FPGA ハイブリッドシステムとしての設計及び実装に取り組んでいる.本稿では,CPU-FPGA システムの基本実装(ベースライン)からボトルネックとなる FPGA オフロード部分を抽出し,これに対して,1) CPU-FPGA 間のデータ転送性能の向上,2) FPGA 処理における演算並列度の改善,を検討する.そして,3) 当該オフロード部分の実装に基づく性能電力モデルを構築し,改善方式の効果を評価する.評価結果に基づくモデリングの結果,全ての IP コアへ本改善手法を適用できれば電力投資効果の観点から GPU 利用に対し 1.129 倍の性能向上を達成できる可能性が明らかになった. |
書誌レコードID |
|
|
収録物識別子タイプ |
NCID |
|
収録物識別子 |
AA12149313 |
書誌情報 |
研究報告組込みシステム(EMB)
巻 2021-EMB-56,
号 5,
p. 1-6,
発行日 2021-03-18
|
ISSN |
|
|
収録物識別子タイプ |
ISSN |
|
収録物識別子 |
2188-868X |
Notice |
|
|
|
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. |
出版者 |
|
|
言語 |
ja |
|
出版者 |
情報処理学会 |