# 経路探索処理向け専用ハードウェアの検討

# 江崎 ゆり子1 坂本 龍一2 近藤 正章<sup>2,3</sup>

概要:最短経路探索問題とは,重み付きグラフにおいて2つのノードを結ぶコストが最小となる経路を求 める問題である.最短経路探索問題を解くA\*アルゴリズムは経路ナビゲーションシステムやロボットの 自動計画,VLSI設計など,様々な分野に応用されている.しかしながら,情報量の増大とともにグラフ 規模は大規模なものとなることが予想され,より高速かつ省電力に問題を解くことが重要である.本研究 では最短経路探索問題についてA\*アルゴリズムを用いて解く専用ハードウェアをFPGAを用いてHDA\* (Hash Distributed A\*)をベースに作成し,実行時間と電力について評価を行った.さらに,マルチコア化 やコア内部の並列化を行い,実行時間のシミュレーション結果を比較した.

キーワード:最短経路問題, A\*アルゴリズム, ソーティングネットワーク, FPGA, 高位合成

# 1. はじめに

グラフ理論における経路探索問題とは,重み付きグラフ の与えられた2つのノード間を結ぶ経路を求める問題であ る.一般に経路の重みの総和,すなわちコストが小さいほ どよい解となる.経路探索問題の解法は,Googleマップの ルート検索やNAVITIMEの乗り換え案内などの経路ナビ ゲーションシステムに利用されている.また,VLSI (Very large scale integration)のゲート・配線の配置問題[1]やア ミノ酸の配列問題[2]など様々な分野でも応用されている. この問題における探索は,グラフについて,ノードを状態, エッジを状態遷移とみなすと,グラフは状態空間探索とな る.そのため,自動運転技術における経路計画[3]や自律 移動ロボットの動作計画[4]などへも応用されている.

エッジの重みが非負の場合の単一始点経路探索問題の代 表的な解法として、ダイクストラ法 [5] と A\*アルゴリズ ム [6] が挙げられる.いずれも最良優先探索を行うアルゴ リズムであり、最適解を発見することを保証する.コスト の下限値が既知の場合、A\*アルゴリズムでは、あるノード nを通る経路の最小コストの推定値を評価関数 f(n) とし て用いることで、ダイクストラ法よりも高速に問題を解く ことが可能である.さらに、PRA\*[7] や HDA\*[8] と呼ば れる並列化による高速化手法が提案されている.これらの 並列化によってより大規模な問題を高速に解くことができ

#### るようになっている.

経路探索は様々なグラフ問題に用いられるが,実世界で 現れるソーシャルネットワークグラフや,自動運転技術に 用いられる地図グラフのノード数は膨大なものとなる.さ らに,今後の応用範囲の拡大とともに,ますます情報量は 増大し,グラフ規模は大規模なものとなることが予想され るため,さらなる経路探索の高速化が重要である.また, 計算に要するエネルギーを削減することも重要である.特 に,自動運転車や自律移動ロボットにおいては,バッテ リー駆動のため省エネルギー化がより重要である.そのた め,本研究では高速に最短経路問題を解く専用回路設計と 性能分析を示す.

本研究では,経路探索アルゴリズムの一般的な並列化手 法である HDA\*をベースに,経路探索を専用ハードウェア 化する方法について示す.本研究の貢献は下記の3つで ある.

- 専用ハードウェア設計:
   既存の HDA\*アルゴリズムに対し、ハードウェア化すべき際のポイントについて明らかにし、高速化を実現するためのハードウェア構成を示す。
- GPU・CPUとの比較: 提案する専用ハードウェアとGPU・CPUの実行時間 を比較し,経路探索専用ハードウェアの有用性につい て示す。
- 高速化のためのチューニングと分析:
   コアの並列化,ループの回路展開による高速化を行い,

<sup>1</sup> 東京大学工学部計数工学科

<sup>2</sup> 東京大学大学院情報理工学系研究科

<sup>&</sup>lt;sup>3</sup> 理化学研究所 R-CCS

リソース量について示す.

続く第2章では関連研究を示し、3章では経路探索アル ゴリズムの詳細について述べる、4章では専用ハードウェ アの設計と実装について述べる、5章に評価を示し、6章 ではまとめについて示す.

# 2. 従来手法とその問題点

## 2.1 経路探索問題

最短経路探索問題とは、ノードの集合 *V*、ノード間の連 結関係を表すエッジの集合 *E*、エッジのコストの集合 *C* か らなる重み付き無向グラフ G = (V, E, C)、スタートノー ド $s \in V$ 、ゴールノード $t \in V$ が与えられたとき、 $s \ge t を$ 結ぶ経路の中で、エッジの重みの総和が最小となる経路を 求める問題である.

この最短経路問題についての解法は、エッジの重みに負 値が存在するかで異なる. エッジの重みに負値が存在する 有向グラフにおいて,負閉路 (エッジの重みの総和が負と なる閉路) が存在しない場合, ベルマン-フォード法 [9] で 解くことができる、負閉路が存在し、最短経路が定まらな い場合でも、ベルマン-フォード法では負閉路の検出が可 能である.また、エッジの重みが全て非負値であるグラフ において, 最短経路における距離について, 部分構造最適 性が成立している. すなわち, グラフにおける *s* から *t* ま での最短経路  $P_{st}$  とし,  $u, v \in V$  が最短経路上に存在する 2ノードとすると、 $P_{s,t}$ は $P_{u,v}$ を必ず含む. この最適性か ら,動的計画法の一種であるダイクストラ法を用いて効率 よく問題を解くことができる. さらに、ダイクストラ法に 経路の見積もりを用いて探索するというヒューリスティッ クな手法を併用した "A\*アルゴリズム"を用いると、ダイ クストラ法よりも高速に解くことができる.

## 2.2 A\*アルゴリズムの概要

ー般的には A\*アルゴリズムは 2 つのリストを用いて実 装される.2 つのリストを用いて次に選択できるノードの 候補と一度選択したノードを記憶し,同じノードを二度選 択しないために利用する.この実装では,グラフの規模が 小さい場合は現実的な時間で解くことが可能である.

しかし, グラフの規模が大きい場合は, 一度選択した全 てのノードを記録する必要があるため, リストに入るノー ド数は指数的に増加していく. A\*アルゴリズムを実行する 際は, 状態空間であるグラフの規模が大きくなるにつれ, 探索済みのノードを記憶するためメモリが必要となる. 探 索済みのノードは指数的に増大していくため, メモリ消費 も指数的に増大し, 膨大な量のメモリが必要となる. また, 探索空間が大きくなるにつれ, 問題を解くために必要な計 算時間も増えていく.

## 2.3 A\*アルゴリズムの高速化

上記の計算時間増大への対処として. A\*アルゴリズムの 実装ついて様々な手法が提案されている。例えば、探索済 みのノードを記憶せず,今まで探索された最大のf値のみ 保存し,探索空間を次第に大きくしていく IDA\* (Iterative Deepening A\*) [10] などである. しかし, 同じノードを何 度も選択し展開するため,特にヒューリスティック関数 h(n) が重い場合は計算に時間がかかる. そこで, A\*アル ゴリズムをマルチコアプロセッサを用いて単純な並列化を 行った PRA\* (Parallel Retraction A\*) [7] が提案されてい る.同じく A\*アルゴリズムの並列化手法で、プロセス間 のノードの送受信をハッシュ関数を用いて非同期的に行う HDA\* (Hash Distributed A\*) [8] も提案されている. ハッ シュ関数はロードバランスの良い Zobrish Hash[11] を用い ているため、効率よくノードを分配できる、そして、ノード の送受信をハッシュで行うことで、あるノードについて送 られるプロセスはただ一つとなるので、各プロセス間にリ ストを保持することができるため、メモリ環境が分散化で きることがこの手法の一番の利点である. さらにノードの 送受信方法について、探索空間を抽象化して隣接するノー ドは近隣のプロセスに送る手法 [12] も提案された.

さらに, IDA\*や PRA\*, HDA\*などはマルチコア CPU (Central Processing Unit) による実装に焦点を当ててい たが, GPGPU (General-Purpose computing on Graphics Processing Units) を用いて大規模な A\*アルゴリズムの並 列化を行う手法 [13] も提案された.

本研究では,経路探索問題を解く専用ハードウェアを考 案し,そのハードウェアを用いて探索の高速化を実現する ことを目的としている.グラフの巨大化はハードウェアの 進歩を上回っており,高速に経路探索問題を解くための ハードウェア設計が必要である.そこで,ハードウェアと して FPGA (Field-Programmable Gate Array)を用いる ことで自由度の高い設計を可能とするための実装法を提案 する.なお,本研究では最短経路問題を解くハードウェア を検討するが,対象はグラフのエッジの重みは全て非負値 であり,またスタートノードとゴールノードの数は両方と も1つである問題に限定する.そこで,問題を解くのに利 用するアルゴリズムは前述の理由からA\*アルゴリズムと する.

# 3. 経路探索アルゴリズム

## 3.1 A\*アルゴリズムの詳細

A\*アルゴリズムでは、あるノードnにおける評価関数

$$f(n) = g(n) + h(n) \tag{1}$$

をもとに探索を行う.ここで,g(n)はスタートノードsからnまでのコスト,h(n)はnからゴールノードtまでの推定コストであり,ヒューリスティック関数と呼ばれる.評

価関数 f(n) は、ノード n を探索時点での s から n を通り、 t までたどる経路の最小コストの推定値であるといえる.

始めにスタートノードsに隣接するノードのf値を計 算する.sは探索済みとし,f値を計算した隣接するノー ドは探索待ち状態とし,情報を保持しておく.この一通り の手続きを本稿では今後,「展開」と呼ぶ.探索待ち状態 のノードの中から,最もf値の小さいノードを選び,その ノードを展開する.これを繰り返し,ゴールノードtが選 ばれたら終了とする.また,tが選ばれる前に,探索待ち 状態のノードがなくなった場合は,sからtでの経路が存 在しないとして終了する.A\*アルゴリズムの疑似コードを アルゴリズム1に示す.

Algorithm 1: A\* search

Initialization:  $OPEN = \{s\}$  with f(s) = h(s); while  $OPEN \neq \emptyset$  do Get and remove from OPEN the node n with the lowest f(n); if n == t then Return solution path from s to n; for each successor n' of n do g' = g(n) + cost(n, n');if  $n' \in \text{CLOSED}$  then if g' < g(n') then Move n' from CLOSED to OPEN; else continue; else if  $n' \in OPEN$  then Add n' to OPEN; else if  $g' \ge g(n)$  then continue; Set g(n') = g';Set f(n') = g(n') + h(n');Set parent(n') = n;Add n to CLOSED;

 $C^*(n)$ をノードnからゴールノードtまでの探索時点での最小コストとすると、ヒューリスティック関数h(n)が

$$h(n) \le C^*(n) \tag{2}$$

を満たすとき,h(n)は許容的 (admissible) という.すな わち,h(n)は, $C^*(n)$ の下限となる.

また, *c*(*n*,*n*') をノード *n* とノード *n*' を結ぶ辺のコスト とすると, ヒューリスティック関数が

$$h(n') = h(n) + c(n, n')$$
 (3)

を満たすとき, h(n) は単調 (consistent または monotonic) という.

*h*(*n*) が許容的なヒューリスティック関数のとき, *h*(*n*)

## **3.2 A\*** アルゴリズムの実装

A\*アルゴリズムでは,前節の疑似コードにあるように, 探索中のノードを格納しておく OPEN リストと探索済 みのノードを格納しておく CLOSED リストを用意する. OPEN リストを実現するデータ構造に必要な要素は以下 の2つである.

- 最小の f 値をもつノードが参照でき、かつ取り出せる こと
- 新たにノードが挿入できること

CPU におけるソフトウェアの実装などでは、一般的に OPEN リストは優先度付きキュー (プライオリティー キュー)や赤黒木などの二分探索木で実装される. 例えば, 優先度付きキューは、ヒープで実装した場合、リスト内の ノードの数を N とすると、先頭のノードの参照の計算量 は O(1), 取り出しの計算量は O(log N), 挿入の計算量は *O*(log *N*)である. ヒープは, 葉ノード (末端のノード) を 除いたノードは必ず2つの子ノードをもち、葉は左詰であ り,親ノードは必ず子ノードよりも大きい値をもつ木構造 である. ヒープで実装された優先度付きキューは f 値が最 小のノードを取り出すときは親ノードを取り出せばよく, 新たなノードの挿入もできるため,上の OPEN リストに 必要な要素を満たすことができる.一方で,A\*アルゴリズ ムの実行時間の大部分は OPEN リストに関する操作 (挿 入・取り出し) に費やされており, この部分の高速化が重 要である.

## 3.3 HDA\* アルゴリズムの実装

A\*アルゴリズムを並列化し高速化する手法は多く提案されてきたが、大きく分けて異なる点は、

- メモリを共有してもつか分散化するか.
- 各プロセス間の通信は同期か非同期か.
- ノードの分配方法
- である.

本研究では HDA\*をベースにする.すなわち,メモリを 分散してもち,各プロセス間の通信は非同期で行う.また, ノードはハッシュ関数を用いて分配する. Algorithm 2 に HDA\*アルゴリズムの疑似コードを示す.プロセスごとに BUFFERを持ち,OPEN リストを分散して持つ.擬似 コード中の下から4行目では Hash 計算によって次に計算 を行うプロセス番号を決定し,対象のプロセス BUFFER にノード情報を送信する.本通信は計算とは非同期に行う ことで性能向上を行うことができるが,計算時間が比較的 短いため,本非同期通信がボトルネックとなりやすいと考 IPSJ SIG Technical Report

えられる.

#### Algorithm 2: Hash Distributed A\*

Initialization:  $incumbent.cost = \infty$ ; Initialization:  $OPEN_{Hash(s)} = \{s\}$  with f(s) = h(s); while TerminateDetection() do while  $BUFFER_p \neq \emptyset$  do Get and remove from  $BUFFER_p$  the node n'with (n, g'); if  $n' \in CLOSED_p$  then if g' < g(n') then Move n' from  $CLOSED_p$  to  $OPEN_p$ ; else continue; else if  $n' \in OPEN_p$  then Add n' to  $OPEN_p$ ; else if  $g' \ge g(n')$  then continue; Set g(n') = g';Set f(n') = g(n') + h(n');Set parent(n') = n;if  $OPEN_p \neq \emptyset$  then Get and remove from  $OPEN_p$  the node n with the lowest f(n); if  $f(n) \geq incumbent.cost$  then continue; Add *n* to  $CLOSED_p$ ; if n == t then if f(n) < incumbent.cost then incumbent = path from s to n;incumbent.cost = f(n);for each successor n' of n do Set g' = g(n) + cost(n, n');Add n' with (n, g') to  $BUFFER_{Hash(n')}$ ; if  $incumbent.cost = \infty$  then Return failure (no path exists); else Return solution path from s to n;

# 4. 専用ハードウェアの実装

本章では初めに HDA\*の専用ハードウェアを設計する際 のアプローチについて述べ,設計する専用ハードウェアの 全体構成,各モジュールについて示す.また,実装方法に ついても説明する.

## 4.1 HDA\*のハードウェア化へのアプローチ

これまで述べたように HDA\*アルゴリズムでは

- ソートが頻繁に行われ、ソートに要する時間が多い
- コア間で非同期に小サイズなデータを頻繁にやり取り する必要があり、通信オーバヘッドが大きい

ことが問題であると考えられる.そこで,これらの問題を ハードウェア化することによって解決し高速化を図る.具 体的には,

• ソーティングネットワーク回路によるソートの高速化

 専用パケットネットワークによる非同期通信の高速化 を行う.さらに、周囲ノードの探索やヒューリスティック 関数、ハッシュ計算もすべてハードウェア化することによ り高速化を図る.また、探索やヒューリスティクス関数部 のループ展開を行うことによる高速化についても検討する.

# 4.2 基本的なハードウェアの構成

前述の仕様を実現するために、ハードウェアの基本構成 を図1として作成した.この基本構成を、FPGA<sub>1,1</sub>と呼 ぶ.A\*アルゴリズムを実行するプロセスコアと各種データ を格納する Global データテーブルから構成される.また、 1プロセスの場合を示している.

まず,プロセスには展開を行いたいノード番号とf値を セットにしたデータが innode\_stream に到着する.stream とあるようにこれらのデータは FIFO に格納される.FIFO に溜まったデータはハードウェアによる専用ソート回路を用 いて高速にソートされる.この際,f値が昇順になるように ソートを行う.入力である OPEN リストは sorted\_list\_a[] に格納され,ソート回路を経由してソート済みデータが sorted\_list\_b[]に格納される.新しいノードが入ってくる ごとに,ソーティングネットワークを用いて2つのリスト 間でソートを行い,ソートの方向は1回ソートを行うごと に変更することで,配列値のコピーを省くことができる. これによって新しいノードデータの到着と expanding か ら computing までの手続きを並列に動作させることがで きる.

extracting ではソート済みのリストから f 値が最も小さ いノード情報を取り出す作業を行う.取り出したノード 情報をもとに expand ではノードの展開を行う.この際, Global データ中にある graph\_table に格納されているノー ド情報を参照し, expand するかを決定する.

## 4.3 ソーティングネットワーク

ソーティングネットワーク [14] は、ワイヤ・コンパレー タから構成される、数列のソートを行う数理モデルのこと である.ワイヤは値を伝搬し、コンパレータは入出力に 2 本のワイヤをとり、入力の値の大小に対して出力が決定さ れる.

ソーティングネットワークは、コンパレータの接続方法 によって、シェルソートやバイトニックソート、バッチャー 奇偶マージソートなど様々なネットワークが提案されてき た.上記で例として述べた3つのソーティングネットワー クは、いずれのも要素数*n*に対して、大きさ*O*(*n*(log *n*)<sup>2</sup>) かつ深さ*O*((log *n*)<sup>2</sup>)のソーティングネットワークである.



図1 専用ハードウェアの構成

FPGA 上ではソーティングネットワークを用いて,ソートを行う手法 [15] が多く提案されている.また,ソーティングネットワークとマージソートツリーソートを組み合わせることで,FPGA を用いて面積性能効率の良いソートのアクセラレータを実現する手法 [16] も提案されている.



本研究では、新しいノードが挿入されるたびにソーティ ングネットワークを用いてリストのソートを行うことで、 *OPEN* リストを実装した.ソーティングネットワークは バッチャー奇偶マージソートを用いた.バッチャー奇偶 マージソートを用いた理由としては、構成が再帰的であり ハードウェアに使用しやすいためと、表1からわかるよう に、コンパレータの個数が他の2つのソーティングネット ワークと比較して少なく、電力性能という観点で優れてい るためである.

表1 各ソーティングネットワークにおける 西麦数 n に対するコンパレータの個数

| 安糸数πに刈りるコンバレースの個数 |                      |              |                    |  |  |
|-------------------|----------------------|--------------|--------------------|--|--|
|                   | number of comparator |              |                    |  |  |
| n                 | shellsort            | bitonic sort | odd-even mergesort |  |  |
| 4                 | 6                    | 6            | 5                  |  |  |
| 16                | 83                   | 80           | 63                 |  |  |
| 64                | 724                  | 672          | 543                |  |  |
| 256               | 5106                 | 4608         | 3839               |  |  |
| 1024              | 31915                | 28160        | 24063              |  |  |

## 4.4 HDA\*をベースにしたマルチコア化

図1ではA\*をベースとした1プロセス構成の設計を示 した. これを, HDA\*をベースにプロセスコアの並列化を 行う.図3に並列化したプロセスコア部の詳細を示す.各 プロセスコアの構成はA\*の場合とほぼ同様であるが,展開 したノード情報を各プロセスコアに分配するための仕組み を追加した、具体的には、プロセスコア内で展開したノー ド番号を基にハッシュ関数を実行し、展開したノードを次 に計算するプロセスコア番号を計算する.図1において, プロセスコア数がiであるハードウェアの構成を FPGAi1 と呼ぶ. push-back ではプロセス番号を基に、次のノード の計算を行うプロセスコアに計算を依頼する. また, これ らの依頼はクロスバースイッチを通じて他のプロセスコ アの innode\_stream に入力される.送信するデータ量は小 さく非同期に通信が発生するため、ソフトウェア実装では オーバヘッドが大きいと考えられる. そのため, ハッシュ 計算回路,クロスバースイッチを回路として実装すること



図 3 HDA\*をベースにしたマルチコア化

で通信オーバヘッドの削減が期待できる.

#### 4.5 コア内部の並列化

前節ではプロセスコアを並列化することによる高速化方 法について示したが、本節ではプロセスコア内部の高速化 について示す.図1の構成において、A\*アルゴリズムに おける OPEN リストをソーティングネットワークを用い て実装しているため、取り出す際に O(1) で f 値が小さい 順に複数のノードを取り出すことが可能である.extract 以降の手続きを並列化し、複数のノードから探索して展開 されるノードの重複を取り除いた.この詳細を図4に示 す.extract で取り出すノードの個数が j の場合の構成を FPGA<sub>1,j</sub> と表記する.探索されるノードの数が増えるた め実行時間の高速化が期待される.しかし、探索するノー ドが増えるため、ノードを取り出す探索のオーバーヘッド や、通信量が増えるためのオーバーヘッドが生じる.



図 4 コア内部の並列化

#### 4.6 実装方法

本研究では Xilinx の FPGA への実装を想定し, Xilinx Vivado 環境を用いて専用ハードウェアの実装を行った. ソーティング,展開,f値計算,ハッシュ計算を行うプロ セス回路については,Vivado HLS を用いて C++ベース で開発を行った.さらに,ループ展開等の並列化について C++コード中にプラグマとして記述した.また,各プロセ スを接続するクロスバースイッチに関しては,パケット処 理部を Vivado HLS を用いて C++ベースで設計し,周囲の パケット向けバッファや,モジュール間の接続には Block Design を用いて実装を行った.最後に,プロセス回路やク ロスバースイッチモジュールを IP 化し,Block Design を 用いて全体を記述した.また,Node Table や Graph Table は Block RAM を用いて実装を行った.

# 5. 専用ハードウェアの評価

評価では Path-finding を解く専用回路を作成し, コアの 並列化,展開処理以降を並列化した際の実行時間について 評価を示す.初めに並列化を行わない1プロセス版のA\* 回路を実装し,CPU/GPUとの実行時間比較を示す.そ の後,1プロセス版の実行結果をベースに回路の並列化を 行った場合の実行時間について比較を行う.

#### 5.1 評価条件

専用ハードウェアで解く問題は格子グラフ上のスタート ノードからゴールノードまでの最短経路を探索する Pathfinding とする.上下左右に隣接するノード間のエッジの 重みは1とする.このグラフは単調であり,また,斜め 45 度で隣接するノード間にもエッジが存在し,エッジのコス トは $\sqrt{2}$ とする.探索するノードに対して上下左右斜めの 8 方向に移動可能とする.ヒューリスティック関数は,斜 め移動も含めたマンハッタン距離とする.すなわち,ゴー ルノード t の座標を (tx,ty),現在探索するノード n の座 標を (x,y) とすると、マンハッタン距離は

$$L1(n,t) = min(tx - x, ty - y) \times \sqrt{2} + max(tx - x, ty - y) - min(tx - x, ty - y)$$
(4)

とする.

C++でソフトウェアによる実装をし,ソフトウェア シミュレーション・高位合成・RTL シミュレーションは Xilinx 社の提供するデザインツールである Vivado Design Suite 2019.2.1 で行った.高位合成では,VerilogHDL に変 換した.

ハードウェア実装に用いた FPGA は Xilinx Virtex UltraScale+ XCVU9P(VCU118) である. 高位合成と回路の 合成の際に 100 MHz のタイミング制約を与え, Synthesis の結果を基に RTL シミュレーションを行い, クロック数 から実行時間を算出した.

## 5.2 CPU/GPU との実行時間比較

4 コアでプロセス内並列化を行っていない FPGA 実 装 (FPGA<sub>4,1</sub>) と従来手法である 1 コア CPU による実装, GPGPU による実装 [13] とで実行時間を比較した. CPU は Intel® Core<sup>TM</sup> i7-5820K Processor 3.30GHz, GPGPU は NVIDIA Tesla K20c を用いた. 図 5 に問題サイズを 9 × 9 とした場合,図 6 に問題サイズを 99 × 99 とした場合の実行 時間を示す. FPGA での評価については Vivado HLS が見 積もった結果と全体を含んだ RTL シミュレーションから 求めた 2 つの結果を示している. FPGA<sub>1,1</sub>(hls) は Vivado HLS が見積もった 1 コア並列化無しの場合の時間を示して いる. また, FPGA<sub>4,1</sub>(w peripheral) は 4 コア構成で周囲 の BRAM やバス等も作りこみ, RTL シミュレーションを 行った時間である.

問題サイズが 9×9 の場合は FPGA<sub>1,1</sub>(hls) は 99.925 $\mu$ s となり、CPU や GPU と比較して高速な結果となった.し かしながら、FPGA<sub>1,1</sub>(hls) は Vivado HLS が見積もった 時間であり、AXI インタフェースへのアクセスや hls で合 成したモジュールのハンドシェイク時間が 0 となってい る.メモリアクセスやバスアクセス等を加味した実行時間 は FPGA<sub>4,1</sub>(w peripheral) は 1228.5  $\mu$ s となった.本来は BRAM やバスを含んだ 1 コア版 (FPGA<sub>1,1</sub>(w peripheral)) を評価すべきであるが、計算が正しく行えなかったため結 果には示していない.

GPUの計測においてはデータコピー時間を含まないカー ネル実行時間の計測を行っているが、4コア実装であって も FPGA が高速であることがわかる.一方で、GPUの結 果は 1core-CPU よりも遅いため、問題サイズに対して並 列度が大きいことに起因する探索のオーバーヘッド、GPU 起動オーバヘッドが要因となり、十分な高速化ができてい ないことが考えられる.

問題サイズが 99 × 99 の場合は HLS が出力した結果を 示している.この結果, GPU や CPU と比較しても高速な 結果となった.また,この場合も 9 × 9 と同様に GPU が 1core-CPU よりも遅い結果となった.同様に並列度の不足 や GPU 起動オーバヘッドが原因であると考えられる.本 来であれば,さらに問題サイズを大きくした際の評価を行 うべきであるが,FPGA 実装の場合,DDR への読み書き 回路を追加する必要があり,今後の課題である.





図 6 問題サイズ 99×99



図 7 コア内部の並列度に対する実行時間(問題サイズ 9×9)



図 8 コア内部の並列度に対する実行時間(問題サイズ 99×99)

# 5.3 コア内部の並列化による高速化結果

並列化手法2である extract 以降の並列化について,プ ロセスコアの内部の並列度を変えて実行時間を測定した. こちらの結果も HLS が見積もった時間であるが,コア内部 の構成についての並列度については考察することができる. 問題サイズが9×9の場合は図7の結果となった.内部の 並列度2のときに最速となり,内部の並列化は高速化に貢 献することがわかった.並列度が3以降は並列度が大きく なるにつれて遅くなったが,これは問題サイズに対して並 列度が大きく,探索のオーバーヘッドが生じたからである と考えられる.問題サイズが99×99の場合においても, 図8の結果となり,並列度8のときに実行時間が9628.665 µs となり,高速化に成功した.

## 5.4 ハードウェア資源量

提案するハードウェアを実際に FPGA に実装し, ハードウェアの資源量の見積もりを行った.1プ ロセス版 (FPGA<sub>1,1</sub>(w peripheral)) と4プロセス版 (FPGA<sub>4,1</sub>(w peripheral)) において extract 以降の並列化 を行わない場合の結果を示す.

| 表 2 資源の利用率 |               |             |                |  |
|------------|---------------|-------------|----------------|--|
|            | Resource      | 使用量         | XCVU9P に対する利用率 |  |
| 1 7 7 55   | LUT           | 64,548      | 5.46%          |  |
|            | $\mathbf{FF}$ | 44,949      | 1.90%          |  |
| 1 J / IIX  | BRAM          | 47          | 2.18%          |  |
|            | DSP           | 13          | 0.19%          |  |
|            | LUT           | 261,908     | 22.15%         |  |
| イコマ版       | FF            | $183,\!665$ | 7.77%          |  |
| 4 ユ ) //仪  | BRAM          | 244         | 11.30%         |  |
|            | DSP           | 52          | 0.76%          |  |

この結果,4コア版ではLUTは22%近く消費されるが, まだ十分な余裕があることがわかる.また,Vivadoの電力 レポートでは1コア版の消費電力は2.84W,4コア版の消 費電力は3.84Wとなり,CPUやGPUなどと比較すると 十分に低いことがわかる.

# 6. まとめ

本研究では、最短経路探索問題について A\*アルゴリズ ムを用いて解く専用ハードウェアを FPGA を用いて作成 した. A\*アルゴリズムの実装において、*OPEN* リストを ソーティングネットワークで実装し、HDA\*アルゴリズム を FPGA 上に実装し、従来手法の1コア CPU と GPGPU による実装と比較した. 問題サイズが小さい場合はいずれ の手法に比べても高速に問題を解くことができた. また、 さらなる高速化に向けて、2つの並列化手法を提案した. 1 つは、プロセスコアの並列度を変える方法である. もう1 つはプロセスコアの内部について、extract 以降を並列化 した方法である. いずれの手法においても、実行時間の減 少に寄与した. また、ハードウェア資源量について、CPU や GPU などと比較すると十分低いことがわかった.

今後の課題は, FPGA 上に DDR への読み書き回路を追加し,大きいサイズの問題について,実行時間と電力性能についての評価である.さらに,提案した2つの並列化手法についても,シミュレーションではなく実機で実行時間や電力性能の測定や大きいサイズの問題においての評価を行いたい.

謝辞 本研究の一部は,JST CREST 課題番号 JP-MJCR18K1 (研究課題名「エッジでの高効率なデータ 解析を実現するグラフ計算基盤」),の支援を受けたもので ある.

## 参考文献

 Cong, J., Kahng, A. B. and Leung, K. S.: Efficient algorithms for the minimum shortest path steiner arborescence problem with applications to VLSI physical design, IEEE Transactions on Computer-Aided Design of Integrated Circuits and Systems, Vol. 17, No. 1, pp. 24–39 (online), DOI: 10.1109/43.673630 (1998).

- [2] Endelman, J. B., Silberg, J. J., Wang, Z.-G. and Arnold, F. H.: Site-directed protein recombination as a shortestpath problem, *Protein Engineering Design and Selection*, Vol. 17, No. 7, pp. 589–594 (online), DOI: 10.1093/protein/gzh067 (2004).
- [3] Dolgov, D., Thrun, S., Montemerlo, M. and Diebel, J.: Path Planning for Autonomous Vehicles in Unknown Semi-structured Environments, *The International Journal of Robotics Research*, Vol. 29, No. 5, pp. 485–501 (online), DOI: 10.1177/0278364909359210 (2010).
- [4] Alexopoulos, C. and Griffin, P. M.: Path Planning for a Mobile Robot, *IEEE Transactions on Systems, Man* and Cybernetics, Vol. 22, No. 2, pp. 318–322 (online), DOI: 10.1109/21.148404 (1992).
- [5] Dijkstra, E. W.: A note on two problems in connexion with graphs, *Numerische Mathematik*, Vol. 1, No. 1, pp. 269–271 (online), DOI: 10.1007/BF01386390 (1959).
- [6] Hart, P. E., Nilsson, N. J. and Raphael, B.: A Formal Basis for the Heuristic Determination of Minimum Cost Paths, *IEEE Transactions on Systems Science and Cybernetics*, Vol. 4, No. 2, pp. 100–107 (online), DOI: 10.1109/TSSC.1968.300136 (1968).
- [7] Evett, M., Hendler, J., Mahanti, A. and Nau, D.: PRA\*: Massively Parallel Heuristic Search, JOURNAL OF PARALLEL AND DISTRIBUTED COMPUT-ING, Vol. 25, pp. 133–143 (online), DOI: 10.1.1.46.7864 (1995).
- [8] Kishimoto, A., Fukunaga, A. and Botea, A.: Scalable, Parallel Best-First Search for Optimal Sequential Planning (2009).
- Bellman, R.: On a routing problem, Quarterly of Applied Mathematics, Vol. 16, No. 1, pp. 87–90 (online), DOI: 10.1090/qam/102435 (1958).
- [10] Korf, R. E.: Depth-first iterative-deepening. An optimal admissible tree search, Artificial Intelligence, Vol. 27, No. 1, pp. 97–109 (online), DOI: 10.1016/0004-3702(85)90084-0 (1985).
- [11] Zobrist, A. L.: A new hashing method with application for game playing, *reprinted in International Computer Chess Association Journal (ICCA)*, Vol. 13, No. 2, pp. 69–73 (1970).
- [12] Burns, E., Lemons, S., Ruml, W. and Zhou, R.: Bestfirst heuristic search for multicore machines, *Journal of Artificial Intelligence Research*, Vol. 39, pp. 689–743 (online), DOI: 10.1613/jair.3094 (2010).
- [13] Zhou, Y. and Zeng, J.: Massively Parallel A\* Search on a GPU, In: Proceedings of the National Conference on Artificial Intelligence (AAAI), pp. 1248–1255 (2015).
- [14] Batcher, K. E.: Sorting networks and their applications, pp. 307–314 (1968).
- [15] Mueller, R., Teubner, J. and Alonso, G.: Data processing on FPGAs, *Proceedings of the VLDB En*dowment, Vol. 2, No. 1, pp. 910–921 (online), DOI: 10.14778/1687627.1687730 (2009).
- [16] Casper, J. and Olukotun, K.: Hardware acceleration of database operations, ACM/SIGDA International Symposium on Field Programmable Gate Arrays - FPGA, Association for Computing Machinery, pp. 151–160 (online), DOI: 10.1145/2554688.2554787 (2014).