# 積和演算ライブラリを用いた CyberWorkBench<sup>®</sup>高位合成フロー

酒井完†1 青山哲也†1 高橋渡†1 本田晋也†2 中本幸一†3 若林一敏†1

本稿では、積和演算ライブラリを高位合成ツール上で実現するフローを提案する.まず、既存の高位合成ツール上のFIRフィルタ専用ライブラリで実現されているハードウェア構造を一般化し、本ハードウェア構造は従来適用対象であったパイプライン回路だけでなく順序回路においても使用可能であること,また DSPブロックの適切な利用により高性能なデザイン生成が可能であることを示した.高位合成ツール上で本ハードウェア構造を実現する為、 積和演算ライブラリ関数の呼出し部を適切な単位で分割し、各分割単位を多サイクル入力型のパイプライン演算器として合成するフローを提案した.本フローを高位合成ツール CyberWorkBench<sup>®</sup>上に構築し、より高性能なデザインが得られていることを確認した.

# Multiply-Accumulate Class Library for CyberWorkBench<sup>®</sup> Highlevel Synthesis

TAMOTSU SAKAI<sup>†1</sup> TETSUYA AOYAMA<sup>†1</sup> WATARU TAKAHASHI<sup>†1</sup> SHINYA HONDA<sup>†2</sup> YUKIKAZU NAKAMOTO<sup>†3</sup> KAZUTOSHI WAKABAYASHI<sup>†1</sup>

This paper proposes a high level synthesis design flow using the class library for multiply-accumulate (MAC) operation. Firstly, we generalize the hardware structure which is synthesized from the library dedicated for FIR filter on conventional high-level synthesis tool. We then indicate this generalized structure can be used in sequential circuit design as well as pipelined circuit design and a high performance design can be gained by taking full advantage of functionality provided in the embedded DSP blocks. To synthesize this generalized structure from high level synthesis tool, we propose high level synthesis design flow: MAC library function call is divided into several units and each division unit is synthesized as a pipelined operator with input at multiple cycles. Applying this proposed flow to high level synthesis tool CyberWorkBench<sup>®</sup>, high-performance designs in a various range of applications can be gained.

# 1. 背景

近年,複雑かつ大規模化するシステムにおいて高性能な処 理が要求される中で,高い並列構造を持つデバイスである FPGA が注目されている. FPGA においては,従来 VHDL, Verilog といったハードウェア記述言語(HDL)を用いてシス テムを記述するのが一般的だったが,近年は C/C++/SystemC といったより抽象度の高い言語を用いて記 述し,それらを高位合成ツールに入力して HDL を生成す る設計手法(ESL)が主流になりつつある.

高位合成ツールにより C/C++/SystemC 等で記述された複雑 かつ大規模なシステムの FPGA 化が容易となったが,高性 能なデザイン生成においてはより一層の向上余地があると 言える.

本稿では積和演算(multiply-accumulate operation)に注目し, より高性能なデザインを生成する為の高位合成フローを提 案する.積和演算はディジタル信号処理や音声・画像処理,

ニューラルネットワークなど様々な応用領域で用いられる 基本的な演算である.積和演算が用いられるアルゴリズム を合成し,高性能なデザインを生成する為には,FPGA上 にハードマクロとして存在する DSP ブロックを適切に利 用することが重要であると考えられる.具体的には,

- (1) DSP ブロックのカスケード接続構造の実現
- (2) DSP ブロック中のアキュムレータ利用

により,高性能なデザインの生成が可能であると考えられる.

現状の高位合成ツールにおいては, FIR フィルタ専用の高 位合成用ライブラリが用意されており,上記(1),(2)の実現 により,高性能なデザイン生成が可能となっているが,固 定化されたパイプライン用のハードウェア・アーキテクチ ャである為,順序回路において用いることはできない.ま た,より汎用的な位置付けとなる積和演算向けに上記 (1),(2)を実現する機構を実現出来ていない為,高性能なデ ザイン生成は容易ではなかった.

そこで本稿では,積和演算専用の高位合成用ライブラリを 用意し,多様な回路(パイプライン回路と順序回路)にお いて利用可能であり,また上記(1),(2)の実現により高性能 なデザイン生成を可能とする高位合成フローを提案する. 本稿で報告する成果は以下の通りである.

(1) 以下の特徴を持つ C++ベースの積和演算ライブラリを用いた高位合成フローを提案した.

<sup>†1</sup> 日本電気株式会社

NEC Corporation. †2 名古屋大学

Nagoya University

<sup>†3</sup> 兵庫県立大学 University of Hyogo

- 多用な回路(パイプライン回路と順序回路)に適用可能

- 性能指標(スループット, レイテンシ, 面積)に応じてカ スタマイズ可能

(2) 実データへの適用を行い、従来得られなかった高性能 なデザインが高位合成ツール CyberWorkBench®から生成さ れることで、提案する高位合成フローの有効性を示した. 本稿の構成は以下の通りである.

2章では、用語定義と前提知識を与える.

3 章では、本稿で提案する積和演算ライブラリを用いた高 位合成フローに言及する.

 4 章では、3 章で提案した高位合成フローを高位合成ツー ル CyberWorkBench<sup>®</sup>上に構築した際の評価結果を報告する.
 最後に5 章にて結論を述べる.

## 2. 準備

#### 2.1 用語定義

本節では、本稿で用いる用語の定義を与える.

**積和演算**または mac 演算(multiply-accumulate operation)は 乗算の結果を順次累積していく演算またはその集合体を示 し、一般には、 $y = \sum_i a_i \cdot b_i$ 等といった演算式で表現され る. 一方、fma 演算(fused multiply-add operation)は、乗算の 結果を加算する演算(d = a · b + c)を指すものとする.

## 2.2 積和演算と FPGA

積和演算は、ディジタル信号処理や音声・画像処理、ニュ ーラルネットワークなど様々な応用領域で用いられる基本 的な演算である.

多くの汎用プロセッサにおいては、積和演算命令が追加されており、高性能な積和演算処理が可能である一方、消費 電力や大きさに制限がある携帯機器等の場合においては、 ディジタル・シグナル・プロセッサ(DSP)のような安価かつ 低電力でありながら高性能を提供するデバイスが開発され てきた[1].近年は、複雑化かつ大規模化するシステムにお いて高性能処理が要求される中で、コンフィギュラブル・ ロジックブロック(CLB)、メモリの他に専用リソースであ る DSP ブロックを有する高い並列構造を持ち、低電力であ りながら高い性能を実現するデバイスである FPGA が注目 されている[2].

### 2.3 FPGA における DSP ブロック

FPGA における DSP ブロックは各 FPGA ベンダーにおいて 提供されている.例えば, Intel 社が提供されている DSP ブ ロックの構造は図 1 のようなものである[3].

本ブロックにおいては、専用乗算器と専用加算器を含んで おり、乗算結果と外部入力との加算を高速に実行すること ができる.そして外部から与えるフラグ(accumulate フラグ) によってその演算結果を蓄積するアキュムレータ機能を実 現することができる.このように DSP ブロックはディタル 信号処理をはじめとする積和演算処理に適した構造と言える.



図 1 DSP ブロック構造

### 2.4 高性能なハードウェアを実現する構造

積和演算が用いられるアプリケーションにおいて高性能な ハードウェアを構成する為には,

- 1. DSP ブロックのカスケード接続構造の実現
- 2. DSP ブロック中のアキュムレータ利用

により,高性能なデザインの生成が可能であると考えられる. FIR フィルタの例を用いて具体的に説明する.

図 2は、タップ数8のFIRフィルタのブロック構成図であり、8個のDSPブロックがカスケード接続された構造となっている.



#### 図 2 DSP のカスケード接続構造

この構造は Systolic Architecture と呼ばれ, II=1<sub>1</sub>で動作する パイプライン回路[4]であり,クリティカルパスが DSP ブ ロック内の専用乗算器と専用加算器の合計遅延となる為, 非常に高い周波数で動作可能な構造として知られている. 一方,タップ数の増加に比例し,DSP ブロックのリソース 数とパイプライン・レイテンシが増加する点が短所として 挙げられる.

レイテンシの短縮化・面積の低減策としては、IIを2以上 としてスループットを抑制する構造が考えられる.

図3は図2で実現したFIRフィルタをII=2で実現した場 合のハードウェア構造を、タイミングチャートを用いて概 念的に説明した図である.すなわち、積和演算を2個(=II 個)に分割し、分割された積和演算(以降、分割積和演算と呼

<sup>1</sup> Initiation Interval の略. パイプライン処理の開始サイクル間隔を指す.

ぶ)を同一のリソースで使用可能なように、1 サイクルずら して処理する.本例では、分割積和演算は4 個の DSP ブロ ックで構成されており、最後の DSP ブロックにおける accumulate フラグを調整することにより、分割積和演算の 演算結果を積算し、元の積和演算結果と等価な結果が得ら れるようにする.具体的には、最初の分割積和演算におい ては、以前の積算結果を用いない為、最後の DSP ブロック における accumulate フラグは OFF にし、以降の分割積和演 算においては、前の分割積和演算の結果を積算する必要が ある為、最後の DSP ブロックの accumulate フラグを ON に する.尚、本構造は Poly-phase FIR フィルタ[5]等のハード ウェア構成で用いられているものである.



図 3 タイミングチャートを用いた,タップ数8のFIR フィルタ(II=2)のハードウェア構成に関する概念図

さて、図2のII=1のパイプライン回路において、レイテン シは10サイクル、DSPブロック使用数8である.一方、図 3のII=2のパイプライン回路では、レイテンシは7サイク ル、DSPブロック使用数は4となり、スループットは1/2 に低下するが低レイテンシ・省面積で実現されることにな る.このように、DSPブロック内のアキュムレータ構造を 利用することで、高い動作周波数を維持しつつ、レイテン シ・面積の短縮化が可能となる.

#### 2.5 高位合成ツールにおける課題点

既存の高位合成ツールにおいては、動作合成可能な FIR フ ィルタ専用のライブラリが提供されており、図2または図 3のハードウェア構造を実現し、要件 1,2 を満たす高性能 なデザイン生成が可能であるが、以下が課題点として挙げ られる.

・データ入力が最初の DSP ブロックに入力される(h[0]~ h[7])為,定数値)ストリーム I/F のパイプライン構造となっ ている為,順序回路には対応できない.

・FIR フィルタ専用の為,一般的な積和演算(乗算両オペ ランドが変数の場合は考慮外)

## 2.6 一般的な DSP カスケード接続構造

より一般的な DSP カスケード接続構造として,図4の構造を考える.図2の構造と異なる点としては,全てのデータ x[0]~x[7], y[0]~y[7]が入力端子となっており,また,各端子の入力タイミングが異なっている点である.本構造は各入力端子が異なるインターフェース(メモリ・FIFO等)に異なるタイミングで接続することが可能である

為,より柔軟な設計が可能である.また,積和演算を適切 な単位で分割することで,図3で提示した,任意スループ ットのパイプライン回路に適用可能であるし,順序回路に も適用可能である.また FIR 専用ライブラリと異なり, 両方のオペランドが変数であるケースを想定していること から,一般の積和演算に適用可能である為,モータ制御 やニューラルネットワーク等,幅広いアプリケーションで の利用が可能となる.

本稿では,図4で示した一般的なハードウェア構造を実 現する為,積和演算ライブラリを用いた高位合成フローを 提案する.詳細は3章にて言及する.



図 4 一般的な DSP カスケード接続構造

# 3. 提案フロー

本章では,積和演算ライブラリを用いた高位合成フローを 提示する.図5に提案フローの全体図を示す. 以下では,主要構成部位である,積和演算ライブラリ, C/C++/SystemCパーサ,高位合成ツール,RTL出力/論理合 成環境生成ツールについて3.1節~3.4節にてそれぞれ述べる.



図 5 積和演算ライブラリを用いた高位合成フロー

積和演算ライブラリは C++上で実現されるテンプレート・ クラスである.以下の図 6に,積和演算ライブラリの使用 例(C++記述)を示す.本例では,2x4の二次元配列 a とb の 各配列要素の乗算結果を積算しており,II=2のパイプライ ン回路を実現する.12~13 行目にあるように,積和演算ク ラスにテンプレート引数を指定することにより,本クラス をインスタンシエートしている.また23 行目では,calc 関 数を呼出すことにより,積和演算の実行が可能である.

```
//SystemCのデータ型を使用
1
     #include <systemc.h>
2
     //積和演算ライブラリのインクルード
3
     #include <cwb_cpp.h>
4
     /*Cyber folding=2 */ // II=2のパイプライン回路を生成
5
     sc_fixed<19,4> filter() {
6
      //積和演算クラスをインスタンシエートする
7
      //第一引数:積和演算に使用する配列の次元および要素情報
//第二,第三引数:乗算の左,右オペランドのデータ型
8
9
      // 第四引数:積和演算出力データ型
10
      // 第五引数:分割積和演算の数(II=2以上で処理可能)
11
      static cwb::cwb_mac<CWB_2D(2,4), sc_fixed<8,1>,
12
                       sc_fixed<8,1>, sc_fixed<19,4>, 2> m;
13
14
      for (int i=0;i<2;i++) {
15
        for (int j=0;j<4;j++) {
16
          //mem_a[0]~mem_a[3]は別々のメモリ
17
          a[i][j] = mem_a[j][adr_a];
18
          //mem_b[0]~mem_b[3]は別々のメモリ
19
          b[i][j] = mem b[j][adr b];
20
21
        }
      3
22
      return m.calc(a, b);//積和演算 ΣΣa[i][j]*b[i][j]の実行
23
    }
24
```

図 6 積和演算ライブラリ使用例

### 3.2 C/C++/SystemC パーサ

C/C++/SystemC パーサは,ユーザ記述を解析し,動作レベ ル内部形式ファイルの出力と同時に,インスタンシエート された積和演算クラスのテンプレート・パラメータ情報を 出力する.パラメータ情報には,配列要素数,次元数,演 算データ型,分割積和演算の数(以後,分割数)が含まれる.

#### 3.3 高位合成ツール

高位合成ツールは, C/C++/SystemC パーサが出力する動作 レベル内部ファイルおよびパラメータ情報と,ユーザが合 成時に指定するターゲット・デバイス情報(ライブラリ情 報)や合成パラメータ情報を基に,回路を合成する.尚,パ イプライン回路や順序回路といった回路種別の指定は,合 成パラメータ情報で与えるものとする.

さて、積和演算処理を高位合成ツールにおいて合成可能と する為には、積和演算を複数の分割積和演算(→2.4節)に変 換する.具体的には、記述中の calc 関数呼出し部を、分割 積和演算を行う関数(以下、分割積和演算関数)の呼出しに 変換する.その後、高位合成フローの工程に従い、CDFG 作 成、スケジューリング、バインディング等を実施していく [6][7].以下では各工程について詳述する.

### 3.3.1 分割積和演算関数への変換

積和演算処理部である calc 関数呼出し部を変換し,分割数 回の分割積和演算関数呼出しに変更する.分割積和演算関 数の引数は,各分割積和演算に対応する乗算オペランドと accumulate フラグで構成される.積和演算結果は,最後の 分割積和演算関数呼出しの戻り値である.

例えば図 6の例では、分割数を2としている為、2個の分 割積和演算関数呼出しが生成される.1回目の呼出しでは、 前回呼出し時の分割積和演算結果を積算する為、 accumulate フラグを OFF(=0)にし、2回目の呼出しでは、前 回呼出し時の分割積和演算結果を積算する為、accumulate フラグを ON(=1)にする.以上の変換結果を図 7に示す.

$$\begin{split} sum &= m.calc(a, b) \\ & \downarrow \\ (void) m_sub_mac(a[0][0], b[0][0], a[0][1], b[0][1], \\ & a[0][2], b[0][2], a[0][3], b[0][3], 0); \\ sum &= m_sub_mac(a[1][0], b[1][0], a[1][1], b[0][1], \\ & a[1][2], b[1][2], a[1][3], b[1][3], 1); \end{split}$$

図 7 分割積和演算関数呼出しの生成

#### 3.3.2 パイプライン演算器生成

分割積和演算はパイプライン動作可能であり、前節で生成 した分割積和演算関数は多サイクル入力のパイプライン演 算となる. 高位合成ツールは、演算を、演算器ライブラリ に登録してある演算器に割当てて合成する機構である為, スケジューリング前段階において分割積和演算関数に対応 する多サイクル入力型パイプライン演算器を用意し、演算 器ライブラリに追加しておく必要がある.以後,このパイ プライン演算器を分割積和演算器と呼ぶことにする. ここでは、この分割積和演算器を生成する過程について説 明する. 生成においては、積和演算クラスのインスタンス のテンプレート・パラメータ情報とターゲット・デバイス 情報2を用いる.図6の記述を例に、分割積和演算器の生成 方法を説明する.本記述では、2x4の2次元配列同士の積 和演算が定義されており、計8回の fma 演算が行われる. 分割数を2と指定している為、分割積和演算関数呼出し1 回当たり4回の fma 演算が行われる. 合成に指定したター

ゲット・デバイスがサポートしている DSP ブロックが図 1 の構造である場合, DSP ブロックが4段カスケード接続さ れている構造に相当する為,図8のような6ステージの9 入力パイプライン演算器が生成されることとなる.



<sup>2</sup> 高位合成時に指定するものである.図5を参照.

図 8 分割積和演算器例(ステージ数6)

#### 3.3.3 CDFG 生成 · 時間制約生成

時間制約は,演算や入出力が実行されるサイクルを限定する制御手段である.一般に高位合成におけるスケジューリング工程では,演算器数制約や時間制約等の制約に基づいて各演算や各入出力の実行タイミングが決定される[6].

さて、CDFG 生成工程では、分割積和演算器に相当するノ ードを生成し、ノード間には時間制約を設定する.2.4 節で 言及したように、パイプライン回路時においては、分割積 和演算間で同一のリソースを共有する為に、各分割積和演 算の処理開始間隔を1サイクルとすることが必要である.

一方,順序回路合成時においては,同様に各分割積和演算 間に処理開始間隔を与えることは必要であるが,処理開始 間隔は1サイクル以上となり,比較的緩い制約条件となる. これは,パイプライン回路の場合と異なり,順序回路の場 合においては,任意の異なる状態間で共有が可能であるか らである.図9にCDFG生成例を示す.



図 9 CDFG 生成例

3.3.4 スケジューリング

スケジューリングの工程においては, 3.3.3 節で設定した時 間制約に基づいてスケジューリングを行う.

図 9の例のスケジューリング結果の一例を図 10 に示す.

[順序回路合成時] [パイプライン回路合成時] a[0][0] b[0][0] 時間制約 状熊1 ステージ1, 状態1 a[0][1] b[0][1] b[1][0] a[1][0] ステージ1, 状態2 状態2 a[1][1] Б[1][1] b[0][2] a[0][2] 状態3 ステージ**2,** 状態1 n\_sub b[0][3] a[0][3 a[1][2] b[1][2] m\_sub 状態4 ステージ**2,** 状態**2** a[1][3] птас b[1][3] ステージ3, 状態1 状態5 状態6 ステージ3, 状態2 状態7 ステージ4, 状態1 図 10 スケジューリング例

3.3.5 バインディング

バインディングは、入力記述上の演算子を演算器に、変数 や配列をレジスタ・メモリにマッピングする工程である[6]. 具体的には、時間的・論理的排他性を考慮し、CDFG上の ノードを物理的な演算器やレジスタ,メモリと結びつける. ここでは CDFG 上の分割積和演算ノード(図 9)を分割演算 器に結びつける.積和演算クラスの一つのインタンスにお ける積和演算実行(calc 関数の実行)の結果として生じる各 分割積和演算は、同一の DSP ブロックの実体に割り当てら れることが必要である為、各分割積和演算ノードを同一の 分割積和演算器に結びつけるようにする.

#### 3.3.6 後処理

合成対象となった各分割積和演算は、バインディング工程 の結果、各分割積和演算器との対応関係が決定されたが、 最終的には各 FPGA ベンダーが提供する IP である DSP ブ ロックが適切にコンフィギュレーションされた状態にした 上で、その DSP ブロックのカスケード構造を実現する必要 があるし、また、分割演算器の各端子は、各 DSP ブロック の入出力データ端子または入力アキュムレータ端子に適切 に接続されるように必要がある.

本工程では、後工程のツールに渡す為の情報として、DSP ブロック関連の情報(分割積和演算器の各端子と DSP ブロ ックの対応関係や DSP ブロックのコンフィギュレーショ ン情報(パイプライン・レジスタの位置、演算器の使用有無 など))を RTL 相当の内部形式情報出力処理において出力す る.

表 1は、図8で示した分割積和演算器の各端子と、実際に 割り当てられる DSP ブロックのインスタンスとの対応関 係の例を示したものである.

| 端子名          | DSP ブロック<br>インスタンス<br>ID |  |  |  |  |
|--------------|--------------------------|--|--|--|--|
| x0, y0       | 1                        |  |  |  |  |
| x1,y1        | 2                        |  |  |  |  |
| x2,y2        | 3                        |  |  |  |  |
| x3, y3,      | 4                        |  |  |  |  |
| accumulate,z |                          |  |  |  |  |

表 1 分割積和演算器の各端子と DSP ブロックのインスタ ンスとの対応関係

#### 3.4 RTL 生成ツール/論理合成環境生成ツール

RTL 生成ツールは、高位合成ツールが出力した RTL 相当の 内部形式情報に含まれる、DSP ブロック関連情報(→3.3.6 節)を解析し、DSP ブロックのインスタンス化を行い、RTL を出力する.また、論理合成環境生成ツールも同様に、DSP ブロック関連情報を解析し、DSP ブロック IP のコンフィ ギュレーション情報を、論理合成用スクリプトと共に出力 する.

## 4. 評価結果

本章では,前章で提示した高位合成フローを高位合成ツー ル CyberWorkBench<sup>®</sup>上に構築した際の評価結果を報告する. **4.1 FIR フィルタ** 

本節では、32 タップの FIR フィルタへの適用事例を報告する. 合成回路は II=2 のパイプライン回路であり、32 タップ

のフィルタが2つの単位に分割され,それぞれ1サイクル ずつずらして処理が行われる.本試行においては,Intel社 のデバイス ArriaV を使用しているが,ArriaV の DSP アー キテクチャ[8]は,DSP1 個あたり2回の積和演算実行が可 能な為,表2に示される通り,使用 DSP 数は8となる.図 11 に論理合成後に得られたDSP カスケード構造図を示す. 尚,使用した論理合成ツールはQuartus Prime Design Software 17.0.0 である.

| Latency | Stages | Π | ALMs | Regs | DSPs | Fmax<br>(MHz) |
|---------|--------|---|------|------|------|---------------|
| 21      | 11     | 2 | 201  | 100  | 8    | 265.25        |
|         |        |   |      |      |      |               |

表 2 32 タップ FIR フィルタ回路の性能指標

図 11 実現された DSP カスケード構造図

#### 4.2 QR 分解

QR 分解(householder 変換使用)は、ノルム計算や行列積計算 が行われる等、内積演算が多く使用されるアルゴリズムで ある. 表 3 は、本積和演算ライブラリを使用し、QR 分解 アルゴリズム(C 記述)を高位合成した結果、生成されたデ ザイン(順序回路)の性能指標を示すものである.本例では、 QR 分解対象となる行列のサイズは 5x3、乗算のデータ型は 符号付き固定小数点型(整数部 10 ビット、小数部 8 ビット) とした.使用した論理合成ツールは Quartus Prime Design Software 17.0.0、ターゲット・デバイスは Arria10 である.

| Design | Latency | ALMs   | Regs  | DSPs | Fmax<br>(MHz) | Performa nce |
|--------|---------|--------|-------|------|---------------|--------------|
| 1-1    | 252     | 10,649 | 7,998 | 47   | 203.54        | 1.238085     |
| 2-1    | 252     | 10,672 | 8,173 | 59   | 198.65        | 1.268562     |
| 3-1    | 252     | 10,523 | 8,633 | 68   | 196.46        | 1.282703     |
| 4-1    | 252     | 10,355 | 9,008 | 71   | 198.93        | 1.266777     |
| 5-1    | 252     | 10,939 | 9,908 | 80   | 198.14        | 1.271828     |

表 3 積和演算ライブラリ使用時の性能指標(QR 分解)

比較対照として,積和演算ライブラリを使用せず,積和演 算部をそのまま高位合成して得られたデザインの性能指標 を表4に示す.この場合,CyberWorkBench®において演算 ツリーをバランス化する機能が働く為,生成デザインのレ イテンシが小さくなる傾向がある.一方,DSPのカスケー ド構造は実現されない為,CLB とDSP ブロック間の配線 遅延がボトルネックとなる傾向となり,本ライブラリ使用 時と比べると,十分なFmax が得られない.トータルの性 能比較としては積和演算ライブラリ使用時の方が,未使用 時と比べて平均7.3%改善する結果となった.

表 4 積和演算ライブラリ未使用時の性能指標(QR 分解)

| Design | Latency | ALMs   | Regs  | DSPs | Fmax<br>(MHz) | Performa<br>nce |
|--------|---------|--------|-------|------|---------------|-----------------|
| 2-1    | 240     | 9,242  | 8,232 | 48   | 181.29        | 1.323845        |
| 2-2    | 240     | 9,235  | 8,080 | 57   | 173.25        | 1.385281        |
| 2-3    | 240     | 10,078 | 8,465 | 79   | 179.6         | 1.336302        |
| 2-4    | 240     | 9,721  | 8,062 | 87   | 172.27        | 1.393161        |
| 2-5    | 240     | 9,896  | 8,062 | 102  | 172.83        | 1.388647        |

## 5. 結論

本稿では,積和演算ライブラリを用いた高位合成フローを 提案した.本ライブラリは,FIR フィルタ専用のライブラ リの一般形に位置づけられ,本フローはより汎用性の高い アルゴリズムの合成において有効とある.本フローは,順 序回路・任意スループットのパイプライン回路いずれにお いても使用可能であり,またライブラリ使用時に与えるパ ラメータにより,スループット・面積・レイテンシ制御が 可能であることから,システムの要求性能に対して柔軟に 対応できる.積和演算処理は,FPGA のハードマクロであ る DSP ブロックの性能を最大限に生かす形で実現される 為,本フローにおいては,高位合成ツールはより高性能な デザインを出力することが可能となる.

本提案フローを高位合成ツール CyberWorkBench<sup>®</sup>上に構築 し,従来と比べて高性能なデザインが得られることを示し た.

**謝辞** 本研究の一部は,国立研究開発法人 新エネルギ ー・産業技術総合開発機構 (NEDO)の委託業務の結果,得 られたものです.

## 参考文献

 Takao Nishitani, Yuichi Kawakami, Rikio Maruta and Akira Sawai, "LSI Signal Processor Development for Communications Equipment", IEEE Proc. of ICASSP, pp.386-389, (1980).

2) Using FPGAs to solve tough DSP design challenges

 $https://www.eetimes.com/document.asp?doc\_id{=}1279776$ 

3) Cyclone V Device Handbook,

https://www.altera.co.jp/ja\_JP/pdfs/literature/hb/cyclone-v/cv\_5v2.pdf
A 1D Systolic FIR,

http://www.iro.umontreal.ca/~aboulham/F6221/Xilinx%20A%201D%2 0systolic%20FIR.htm

5) Polyphase Filters,

 $http://www.ws.binghamton.edu/fowler/fowler%20personal%20page/EE 521_files/IV-05%20Polyphase%20FIlters%20Revised.pdf$ 

6) 若林一敏:ソフトウェアプログラムからハードウェア記述を 合成する高位合成技術,電子情報通信学会 基礎・境界ソサイティ, Vol6, No.1, pp.37-50 (2012).

7) Kazutoshi Wakabayashi, Cyber: High-Level Synthesis Systems from Software into ASIC, Kluwer Academic Publishers, pp. 127-151, (1991).

8) Arria V Device Handbook,

https://www.altera.com/en\_US/pdfs/literature/hb/arria-v/av\_5v2.pdf 9) CyberWorkBench<sup>®</sup>,

https://www.nec.com/en/global/prod/cwb