Item type |
SIG Technical Reports(1) |
公開日 |
2017-10-30 |
タイトル |
|
|
タイトル |
双安定リング回路の収束時間により瞬時値応答を得る発振回路PUF |
タイトル |
|
|
言語 |
en |
|
タイトル |
A PUF Based on the Instantaneous Response of Ring Oscillator Determined by the Convergence Time of Bistable Ring Oscillator Circuit |
言語 |
|
|
言語 |
jpn |
キーワード |
|
|
主題Scheme |
Other |
|
主題 |
LSI実装手法 |
資源タイプ |
|
|
資源タイプ識別子 |
http://purl.org/coar/resource_type/c_18gh |
|
資源タイプ |
technical report |
著者所属 |
|
|
|
京都大学大学院情報学研究科 |
著者所属 |
|
|
|
京都大学大学院情報学研究科 |
著者所属 |
|
|
|
京都大学大学院情報学研究科 |
著者所属 |
|
|
|
京都大学大学院情報学研究科 |
著者所属(英) |
|
|
|
en |
|
|
Graduate School of Informatics, Kyoto University |
著者所属(英) |
|
|
|
en |
|
|
Graduate School of Informatics, Kyoto University |
著者所属(英) |
|
|
|
en |
|
|
Graduate School of Informatics, Kyoto University |
著者所属(英) |
|
|
|
en |
|
|
Graduate School of Informatics, Kyoto University |
著者名 |
田中, 悠貴
辺, 松
廣本, 正之
佐藤, 高史
|
著者名(英) |
Yuki, Tanaka
Song, Bian
Masayuki, Hiromoto
Takashi, Sato
|
論文抄録 |
|
|
内容記述タイプ |
Other |
|
内容記述 |
偽造半導体チップの流通対策として,半導体の製造ばらつきを用いてチップの個体識別を行う PUF (Physical Unclonable Function) の研究が活発に行なわれている.PUF はある入力値を与えると,対応する出力値を返す関数として機能する回路である.再現性や一意性等の PUF の評価指標に加え,近年では,機械学習攻撃耐性も重視されているが,既存の PUF の多くは Support Vector Machine (SVM) 等の機械学習によりレスポンスの予測が容易である課題があった.本論文では,双安定リング回路の収束時間を用いる機械学習攻撃に強い PUF を提案する.提案回路は,双安定リング回路の収束時間がトランジスタのしきい値電圧ばらつきに対する線形性を持たないことを利用して,双安定リング回路の収束時における発振回路の瞬時値をレスポンスとして用いる.SPICE シミュレーションを用いた提案回路の解析により PUF の評価指標とともに SVM による予測割合が 0.5 程度となり, レスポンスの予測が困難であることを確認した. |
論文抄録(英) |
|
|
内容記述タイプ |
Other |
|
内容記述 |
Studies on physical unclonable function (PUF) have been actively conducted as one of the countermeasures against counterfeited chips. PUF is a circuit that serves as a function which returns a response corresponding to a given challenge. In addition to uniqueness and reproducibility, resistance against machine learning attacks has been emphasized as an important metric to evaluate PUF. Most of existing PUFs are vulnerable to the machine learning attacks such as support vector machine (SVM). This paper proposes a PUF architecture that improves resistance against machine learning attacks. By utilizing the fact that the convergence time of a bistable ring circuit changes strongly nonlinearly with respect to threshold voltage variation, the proposed PUF generates response as an instantaneous value of a ring oscillator at a convergence time of the bistable ring running in parallel. Resistance against machine learning attacks as well as randomness, diffuseness, uniqueness, and reproducibility of the proposed PUF have been validated through SPICE simulations. |
書誌レコードID |
|
|
収録物識別子タイプ |
NCID |
|
収録物識別子 |
AA12149313 |
書誌情報 |
研究報告組込みシステム(EMB)
巻 2017-EMB-46,
号 15,
p. 1-6,
発行日 2017-10-30
|
ISSN |
|
|
収録物識別子タイプ |
ISSN |
|
収録物識別子 |
2188-868X |
Notice |
|
|
|
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. |
出版者 |
|
|
言語 |
ja |
|
出版者 |
情報処理学会 |