WEKO3
-
RootNode
アイテム
Parallellaアーキテクチャを用いたユークリッド距離変換の並列化
https://ipsj.ixsq.nii.ac.jp/records/180561
https://ipsj.ixsq.nii.ac.jp/records/1805611f6974f6-b24b-43ba-ae3a-7f00eb64ba21
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 2017 by the Information Processing Society of Japan
|
Item type | National Convention(1) | |||||||||
---|---|---|---|---|---|---|---|---|---|---|
公開日 | 2017-03-16 | |||||||||
タイトル | ||||||||||
タイトル | Parallellaアーキテクチャを用いたユークリッド距離変換の並列化 | |||||||||
言語 | ||||||||||
言語 | jpn | |||||||||
キーワード | ||||||||||
主題Scheme | Other | |||||||||
主題 | コンピュータシステム | |||||||||
資源タイプ | ||||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_5794 | |||||||||
資源タイプ | conference paper | |||||||||
著者所属 | ||||||||||
広島大 | ||||||||||
著者所属 | ||||||||||
広島大 | ||||||||||
著者名 |
東村, 将志
× 東村, 将志
× 森本, 康彦
|
|||||||||
論文抄録 | ||||||||||
内容記述タイプ | Other | |||||||||
内容記述 | 近年のマルチコアプロセッサ技術の向上やプラットフォームの小型化により,Parallellaと呼ばれる小型並列コンピューティングプラットフォームが開発された.Parallellaとは16コアの演算用アクセラレータを搭載し,Mesh構造による並列処理を可能とする.ユークリッド距離変換とは,2値画像を入力とし各画素についてそこから最も近い0画素への距離を求める処理で,ディジタル画像処理における基本的な処理である.本研究においては,画像処理アルゴリズムの1つであるユークリッド距離変換アルゴリズムをParallella上に実装し,処理の並列化を図る.実験では,複数のデバイスによる逐次処理の実行時間及び消費電力を計測し,Parallellaアーキテクチャの性能を評価する. | |||||||||
書誌レコードID | ||||||||||
収録物識別子タイプ | NCID | |||||||||
収録物識別子 | AN00349328 | |||||||||
書誌情報 |
第79回全国大会講演論文集 巻 2017, 号 1, p. 131-132, 発行日 2017-03-16 |
|||||||||
出版者 | ||||||||||
言語 | ja | |||||||||
出版者 | 情報処理学会 |
Share
Cite as
東村, 将志, 森本, 康彦, 2017, Parallellaアーキテクチャを用いたユークリッド距離変換の並列化: 情報処理学会, 131–132 p.
Loading...